1016万例文収録!

「実アドレス」に関連した英語例文の一覧と使い方(9ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 実アドレスの意味・解説 > 実アドレスに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

実アドレスの部分一致の例文一覧と使い方

該当件数 : 2480



例文

アドレス変換を用いた呼接続方式および該呼接続方式を現するためのATM交換機例文帳に追加

CALL CONNECTING SYSTEM USING ADDRESS TRANSLATION AND ATM EXCHANGE FOR PROVIDING THE SAME - 特許庁

内容アドレス・メモリ(CAM)において、省電力と高速化を現する。例文帳に追加

To realize reducing power consumption and increasing operation speed in a contents addressable memory(CAM). - 特許庁

このとき、行ファイルに対して複数のアドレスを関連付ける処理は、複数アドレスを管理しているデータベースよりプロジェクト別またはバージョン別のアドレスグループを読み出して、このグループに対して一斉に同報的に行プログラムを配信する。例文帳に追加

In this case, processing for relating the multiple addresses to the executable file reads an address group of each project or each version from a database managing the multiple address and distribute the executable program simultaneously in the state of multi address distribution. - 特許庁

内部アドレスaddにて指定されるメモリセルに記憶されたデータを反転させてそのメモリセルに書き込む動作をアドレス単位で行し、そのメモリセルの反転書き込み動作が行されるごとに内部アドレスaddをインクリメントする。例文帳に追加

The data stored in the memory cell specified by an internal address add is inverted, an writing operation in the memory cell is performed based on each address, and the internal address add is incremented whenever the invert writing operation is executed in the memory cell. - 特許庁

例文

具体的には、PPP確立時に通常施するユーザ認証処理やIP通信に必要なIPアドレス/DNS(Domain Name System)サーバのアドレス等のアドレス情報の受け渡し処理を、携帯電話機1による無線回線確立中に使用する制御信号を利用することで施する。例文帳に追加

More particularly, a user authentication process normally performed at a PPP establishing time or receiving and delivering processes of address information, such as the address, etc., of an IP address/DNS (Domain Name System) server necessary for IP communication is performed by utilizing a control signal used during the radio channel establishing by the portable telephone 1. - 特許庁


例文

オンボード書換え後にベクタテーブル領域を読み出す命令が行された場合、アドレス変換器12がCPU11から出力されたアドレスをファーム領域のアドレスに変換し、変更後のデータを読み出すことにより、変更後の命令を行する。例文帳に追加

When an instruction to read the vector table region is executed after the on-board rewriting, an address converter 12 converts an address outputted from a CPU 11 into the address of the film region, and reads the data after change to execut the instruction after change. - 特許庁

プロセス監視装置30は、MIB情報に基づいて、仮想IPアドレスが設定されている情報処理サーバ20のIPアドレスを特定し、プロセス名と、特定したIPアドレスとを対応付けて監視プロセスデータベース352に記憶する。例文帳に追加

The process monitoring device 30 specifies the actual IP address of the information processing server 20 in which the virtual IP address is set on the basis of the MIB information, and stores the process name and the specified actual IP address by associating them with each other in a monitor process database 352. - 特許庁

本発明のプログラム開発装置において、次回アドレスが隠蔽領域であった場合、隠蔽領域の情報を持つデバッガソフトから隠蔽領域の終端アドレスを取得し、終端アドレスまで連続してSTEP行を行う機能をモニタプログラムに備える。例文帳に追加

In a program development apparatus, a monitor program is provided with a function for acquiring the terminal address of a hidden area from debugger software having the information of the hidden area when an address to be executed next is in the hidden area and performing STEP execution continuously up to the terminal address. - 特許庁

集積回路に装する際の装面積や動作速度の点で不利である乗算器を使用せず、加算器とカウンタで表示データの解像度変換などに必要なアドレスを発生することが可能となるアドレス生成装置を含むシステムおよびそのアドレス生成装置を提供する。例文帳に追加

To provide a system including an address generation apparatus capable of generating addresses necessary for resolution conversion or the like of display data by an adder and a counter without using a multiplexer which is disadvantageous in terms of a mount area or operation speed when mounted in an integration circuit, and to provide the address generation apparatus. - 特許庁

例文

そして、命令フェッチ制御部18は、命令行部13がループ処理を行している間において、フェッチアドレスが第1のアドレスLNFA以降である場合に、命令フェッチ部11による命令メモリ10へのフェッチアドレスの供給を停止させる。例文帳に追加

Then, while the instruction execution part 13 executes loop processing, an instruction fetch control part 18 stops the supply of the fetch address to the instruction memory 10 by the instruction fetch part 11 when the fetch address corresponds to a first address LNFA (Loop Next Fetch Address) or an address after the first address. - 特許庁

例文

電子メールを受信したメール転送装置30では、メール転送判定手段34が、仮メールアドレスを解読して取り出したメールアドレス及び受信規制情報を参照し、受信した電子メールを受信者のメールアドレスに向けて送信するか否かを判断する。例文帳に追加

In a mail transfer apparatus 30 which receives the electronic mail, a mail transfer deciding means 34 refers to the real mail address and reception regulation information extracted by decrypting the temporary mail address and decides whether or not the received electronic mail is to be transmitted toward the real mail address of the receiver. - 特許庁

また、外部冗長アドレス検知信号Sordaに応じてアドレスパターンを自動制御し、通常メモリセル選択状態−冗長アドレス選択状態間の遷移領域における動作特性を集中して検査することにより、製品管理を効率的かつ確施することができる。例文帳に追加

An address pattern is automatically controlled according to the external redundancy detection signal Sorda, and operational characteristics in a transition area between a normal memory cell selection state and a redundancy address selection state are intensively inspected, and consequently product management can efficiently and surely be carried out. - 特許庁

命令行制御装置111は、アドレス変換動作を必要とする命令(例えばLRA命令)の行時、フラグ114が0であれば、本来具備しているアドレス変換装置112を起動するが、フラグ114が1であれば、アドレス変換ルーチン103を起動する。例文帳に追加

At the time of executing an instruction (LRA instruction, for instance) requiring the address conversion operation, an instruction execution controller 111 activates an originally provided address converter 112 when the flag 114 is 0 and activates the address conversion routine 103 when the flag 114 is 1. - 特許庁

コントローラ10のCHA11は、仮想デバイスアドレス23に対してデバイスアドレス31をマッピングしてSM12上のテーブル41に保持し、仮想デバイスアドレス23によるアクセスを受けると、テーブル41により対応するデバイスアドレス31を取得してデバイスに対してアクセスする。例文帳に追加

A CHA 11 of a controller 10 maps a real device address 31 onto the virtual device address 23 to hold it in a table 41 on an SM 12 and when accessed according to the virtual device address 23, acquires the corresponding real device address 31 by the table 41 to access the real device. - 特許庁

仮想記憶管理方式を採用し、一つの仮想記憶装置上で表現できるアドレスサイズが31ビットおよび64ビット仮想アドレス装した計算機システム上で、一つの仮想記憶装置上で表現できるアドレスサイズが31ビット仮想アドレス装した計算機システム上で動作していた従来プログラムを行する。例文帳に追加

To execute a conventional program operating on a computer system on which a virtual address whose address size expressible on one virtual storage device is 31 bits is mounted on a computer system on which a virtual address whose address expressible on one virtual storage device size is 31 bits and 64 bits is mounted by adopting a virtual storage control system. - 特許庁

本発明のメッセージメディア統合環境におけるアドレス管理装置は、ユーザに固有の第1のアドレス(UID)と、当該第1のアドレスに対応してユーザにより設定される複数の第2のアドレス(CID)と、際にメッセージ配信するときに使用される実アドレスとの関連付けを行い、配信されるメッセージを、関連付けられた各アドレスのメッセージメディアに合った形式に変換してそれぞれに配信する。例文帳に追加

The address management device in a message media integrated environment correlates a first address (UID) intrinsic to a user, one or more second addresses (CID) set by the user in correspondence with the first address and an actual address actually used when a message is delivered, and converts the message to be delivered into forms suitable for message media of the respective correlated addresses to deliver the message individually. - 特許庁

本発明のプロセッサは、アドレス空間に対応するページディレクトリに基づくアドレスを記憶する制御レジスタ、アドレス空間識別子のフィールドを含むエントリを有する変換ルックアサイドバッファ、及び変換ルックアサイドバッファをフラッシュすることなしにアドレス空間の間で切り替えを行うため、「MOV to 制御レジスタ」命令を行する行ロジック、を備える。例文帳に追加

A processor includes: a control register which stores an address based on a page directory corresponding to the address space; a conversion look-aside buffer which includes an entry containing a field of an address space identifier; and an execution logic which executes an "MOV to control register" command in order to switch between the address spaces without flashing the conversion look-aside buffer. - 特許庁

キャッシュ制御部14は、CPU11からのメモリアクセス要求に含まれるメモリアドレスが第1のメモリアドレスである場合、キャッシュ制御をオフしてメモリ15に対するアクセスを行し、メモリアクセス要求に含まれるメモリアドレスが第2のメモリアドレスである場合、キャッシュ制御をオンして、キャッシュ113に対するアクセスを行する。例文帳に追加

When a memory address included in a memory access request from a CPU 11 is the first memory address, a cache control part 14 executes access to the memory 15 by turning off cache control, and when the memory address included in the memory access request is the second memory address, turns on cache control to execute access to the cache 113. - 特許庁

この構成によれば、増減値記憶装置制御部2により増減値記憶装置1からアドレス更新に必要な増減値を順次読み出し、アドレス値を更新することによって、複雑なアドレス更新を行なう際、処理装置6の処理量を単純なアドレス更新の際と同じ処理量で現でき、かつ命令コードのビット幅および命令コード数を増加することなく現できる。例文帳に追加

In the case of executing complicated address updating in the above constitution by successively reading out increased/decreased values necessary for address updating from the storage device 1 by the control part 2 and updating address values, the complicated address updating can be realized by the same processing quantity of a processor 6 as that of simple address updating without increasing the bit width of an instruction code and the number of instruction codes. - 特許庁

仮想アドレスから物理アドレスへの変換を高速で行なうためのTLB回路に備えられたエントリ中に、アクセスする仮想アドレスに対応する物理アドレスがチップ上に装されたSRAMを指していることを表示するRビットを設け、Rビットがチップ上に装されたSRAMへのチップセレクト信号として作用するようにする。例文帳に追加

An R bit displaying that a physical address corresponding to a virtual address to be accessed indicates an SRAM mounted on a chip is provided in an entry provided on the TLB circuit for carrying out translation from a virtual address to a physical address at high speed, and the R bit acts as a chip select signal to the SRAM mounted on the chip. - 特許庁

バスリセット発生毎に下位層アドレス空間上における各通信ノードのアドレス再割付処理が自動的に行されるIEEE1394バス等のシリアルバスを使用して通信を行う場合において、アドレス自動割付処理が行されたとしても、複雑な物理アドレス(Phy_ID)の確認処理等を行うことなく、メッセージを送信可能とする。例文帳に追加

To transmit a message without operating the confirmation processing of any complicate physical address(Phy_-ID) even when address automatic allocation processing is executed at the time of executing communication by using a serial bus such as an IEEE1394 bus for automatically executing the address re-allocation processing of each communication node on a low rank layer address space each time bus reset is generated. - 特許庁

この際、同期信号の周期が所定周期と等しい場合には復調タイミングパルスを同期信号に同期させる同期処理を行させるにあたり、訂正アドレスデータが正しいアドレスであると判定された場合にはその後、訂正アドレスデータが不正なアドレスであると判定されるまで再同期処理の行を待機させる。例文帳に追加

At this point, as for the execution of the synchronizing process to make the demodulation timing pulse synchronize with the synchronizing signal when a period of the synchronizing signal is equal to a prescribed period, if the corrected address data are determined as the proper address, the execution of the re-synchronizing process is made on standby after that, till the corrected address data are determined as the wrong address. - 特許庁

VPNルータ100A,100B及び100Cはそれぞれ自拠点内のコンピュータのホスト名と実アドレスとの対応を示すゾーン情報と、実アドレスと仮想アドレスの対応情報とに基づき、ホスト名から仮想アドレスを求めるためのゾーン情報を生成し、この情報に基づきDNSサービスを提供する。例文帳に追加

Each of the VPN routers 100A, 100B, 100C generates zone information for finding out a virtual address from a host name on the basis of zone information indicating correspondence between the host name of the computer in its own base and the real address and correspondence information between the real address and the virtual address, and provides DNS service based on the generated information. - 特許庁

ここに開示されたデータキャッシュが内蔵した半導体集積回路およびそれの速度テスト方法は、データキャッシュのアドレスデコーディング時、一定ビットを考慮しなくデコーディングを行して、データキャッシュの複数個のアドレスを所定のアドレス単位ごとにオンチップメモリの一つのアドレスにマッピングさせる。例文帳に追加

With respect to the semiconductor integrated circuit incorporating a data cache and the at-speed test method thereof, decoding is executed without considering fixed bits to map a plurality of addresses of the data cache to one address of a on-chip memory per prescribed address unit when address decoding of the data cache is performed. - 特許庁

ネームサーバ18のアドレス解決テーブル19のアドレス解決情報に登録されている分散オブジェクトに対応させて、その分散オブジェクトから連鎖的に呼び出される各分散オブジェクトとその各分散オブジェクトを行するサーバの実アドレスを組にして連鎖情報としてアドレス解決テーブル19に登録する。例文帳に追加

Corresponding to distributed objects registered in address solution information in an address solution table 19 of a name server 18, respective distributed objects to be serially called from these distributed objects and the real addresses of servers for executing these respective distributed objects are paired and registered in the address solution table 19 as chain information. - 特許庁

CPU2からコプロセッサ50に対して、そのアドレスが出力されている場合は、コプロセッサ制御部3によって、CPU2からキャッシュメモリ4へのアドレス出力を遮断させ、キャッシュメモリ4に対してアドレス供給を行わないようにする。例文帳に追加

When an execution address is output to the coprocessor 50 from CPU 2, a coprocessor control part 3 intercepts address output from CPU 2 to a cache memory 4, and does not supply address to the cache memory 4. - 特許庁

VoIPサーバソフトウェア30が使用するIPアドレスBと仮想IPアドレスAとを対応付け、VoIPサーバソフトウェア30が仮想IPアドレスA宛のパケットを受信してVoIPサービスを行中に、VoIPサーバソフトウェア32を起動する。例文帳に追加

Further, the method includes: associating an IP address B used by VoIP server software 30 with the virtual IP address A; and activating second VoIP server software 32 while the VoIP server software 30 receives a packet addressed to the virtual IP address A and provides VoIP service. - 特許庁

先のポーリング期間の開始アドレスに対して、次のポーリング期間の開始アドレスを、異なるアドレスから昇順に発生させるので、物理層デバイスの検索を平均的に行でき、データ転送の遅れや、データ喪失を防ぐことができる。例文帳に追加

Since the start address for the succeeding polling period is generated differently in the ascending order from the start address of the preceding polling period, the retrieval of the physical layer device can be executed in average so as to prevent a delay in data transfer and missing data. - 特許庁

本発明の目的は、携帯電話間の近距離無線通信手段を利用して最新のアドレス帳情報の交換を施し、アドレス帳の有用率を向上させることのできるアドレス帳自動更新携帯電話を提供することにある。例文帳に追加

To provide an address book automatic updating cellular telephone, capable of improving a useful rate of an address book by exchanging latest address book information using a short-range radio communication means between cellular telephones. - 特許庁

本発明のACプラズマパネルは、複数の第1の維持電極に駆動信号を供給する回路手段と、アドレス期間において複数のアドレス電極にデータパルスを供給し、データパルスに応じて画素部における選択的放電を現するアドレス手段とを備える。例文帳に追加

The AC plasma display panel includes a circuit means of supplying a driving signal to a plurality of first sustain electrodes, and an address means of enabling selective discharge at pixel sites in accordance with data pulses by supplying the data pulses to a plurality of address electrodes in an address period. - 特許庁

施形態では、情報処理装置が他の情報処理装置から公開領域の使用が許可されたときには、この公開領域の物理セグメント・アドレスを、自装置の仮想アドレス空間の仮想セグメント・アドレスにマッピングして使用する。例文帳に追加

When being allowed to use an open space by other information processing devices, the information processing device uses the physical segment address of the open area by applying the mapping of the segment address to the virtual segment address of the virtual address space of its own processing device. - 特許庁

ハード・ディスクには、揮発性キャッシュ・メモリのうちの1つの揮発性キャッシュ・メモリ内の仮想アドレス実アドレスを介さずにハード・ディスク内の記憶場所を指す物理ディスク・アドレスに変換するための仮想−物理変換テーブルが格納されている。例文帳に追加

a virtual-physical conversion table for converting a virtual address in one volatile cache memory among the volatile cache memories into a physical disk address pointing a storage location in the hard disk without interposing the actual address is stored in the hard disk 102. - 特許庁

IPネットワーク上でH.323を用いて通信を行う場合、プライベートアドレスを用いる私設網と、グローバルアドレスを用いるインターネット網間において、IPアドレス変換を高速処理し、遅延の少ない高品質のVOIP接続を現する。例文帳に追加

To process IP address conversion at a high speed and to realize the VOIP connection of high quality with less delay between a private network using a private address and the Internet using a global address in the case of performing communication by using H.323 on an IP network. - 特許庁

アドレスバススクランブル回路52は、スクランブル鍵を用いて、CPUによりデータの書き込みまたは読み出しが指令された論理アドレスにスクランブルをかけ、際にメモリにデータを書き込んだり読み込んだりする物理アドレスに変換する。例文帳に追加

An address bus scramble circuit 52 uses the scramble key to scramble a logical address at which a CPU commands data writing or reading and converts the logical address into physical address at which data is actually written or read in/from a memory. - 特許庁

(5)ストレージコントローラは、論理ページアドレス空間内所定領域毎の延べ書込み容量を計数管理し、論理ページアドレス間のデータ移動と論理対仮想ページアドレス・マッピング変更により消去回数平準化を行する。例文帳に追加

(5) The storage controller counts and manages the total writing capacity of every predetermined region in a logical page address space and carries out deletion frequency leveling by data movement between logical page addresses and a mapping modification of virtual page addresses to logic. - 特許庁

これによりアドレス変換を用いたユーザーデータの効率的な管理手法を、フラッシュメモリ上のアドレステーブルの操作にもそのまま適用することが可能になり、アドレステーブルの迅速かつ柔軟なアクセスが現できる。例文帳に追加

Thus, it is possible to apply the efficient management method of the user data using address conversion even to the operation of the address table on the flash memory as it is, and to achieve the quick and flexible access of the address table. - 特許庁

そして、ターゲットアドレス空間62で訂正不能障害が発生した際、コピー領域であるアドレス空間63からアドレス空間62にデータを書き戻してデータの復旧を行い、エミュレーション処理の行を継続する。例文帳に追加

In the occurrence of a correction-impossible failure in the target address space 62, the data are written back from the address space 63 that is the copy area to the address space 62 to restore the data, and the execution of emulation processing is continued. - 特許庁

すなわち、PDPの行電極対各々の内でアドレス対象となる行電極対の第1行電極に選択電位を印加する一方、非アドレス対象となる行電極対の第1行電極に非選択電位を印加するアドレス行程を行する。例文帳に追加

An address stroke is carried out wherein while a selection potential is applied to a first row electrode of a row electrode pair to be addressed among row electrode pairs of the PDP, a non-selection potential is applied to a first row electrode of a row electrode pair not to be addressed. - 特許庁

このアドレス生成器によれば、メモリへのアドレス生成に当たり、専用のハードウェアをメモリのポート対応として装し、その動作設定を各種のパラメータ、設定値を用いて行うので、高速なアドレス生成を行うことができる。例文帳に追加

The address generator is mounted with dedicated hardware as the port correspondence of the memory for the purpose of the address generation to the memory, and allows operation setting by use of various kinds of parameters and setting values to perform the high-speed address generation. - 特許庁

アドレス電極ラインの所定の交叉点に切断部を設けることによって、該切断部にMOS型トランジスタを現し、一本のアドレス電極ライン上にMOS型トランジスタを直列に配置した行アドレスデコード用の論理回路を構成する。例文帳に追加

By providing cutting sections at prescribed crossing points of the address electrode lines, MOS type transistors are realized at the cutting sections, and a row address decoding logic circuit, in which MOS type transistors are arranged in serial on a single address electrode line, is constituted. - 特許庁

プログラムの行中、アドレスバス105上のデータと前記設定したアドレスが一致した場合にはアドレスデータ部116から一致信号112又は111がデータ選択部103に出力され、一致信号によりデータの出力を変更する。例文帳に追加

When data on an address bus 105 coincide with the set addresses in the middle of performing a program, an address data part 116 outputs a coincidence signal 112 or 111 to a data selecting part 103, and a data output is changed by the coincidence signal. - 特許庁

複数のメールアドレスを取得している利用者が、宛先によって送信元とするメールアドレスを変更しようとする場合でも、アドレス帳の登録を容易に行なえ、かつ、送信元に対して誤った宛先が選択されることを確に回避できるようにする。例文帳に追加

To enable a user who has acquired a plurality of mail addresses to easily register an address book and to surely avoid selecting a wrong address for a transmission destination even in changing a mail address to be a transmission source according to a destination. - 特許庁

移動ホストにおけるアドレスの要求から取得までの時間を短縮し、移動ホストにおけるアドレスの取得を確にし、アドレスの要求信号及び割当信号によるトラヒックを削減し、情報パケットへのトラヒックの圧迫を減少させることを目的とする。例文帳に追加

To reduce pressing on traffic of an information packet by decreasing a time from a request of an address in a mobile host until its acquisition, and ensuring acquisition of the address by the mobile host for reducing the traffic by an address request signal and an assignment signal. - 特許庁

本発明はMACアドレス管理方法及び装置に関し、マザーボード等のプリントボードに書き込まれたMACアドレスをリカバリにより確に確認することができ、リカバリ要因を解析可能なMACアドレス管理方法及び装置を提供することを目的としている。例文帳に追加

To provide an MAC address management method and apparatus ensuring that an MAC address written in a printed board such as a motherboard is made sure through recovery, while allowing the cause of the recovery to be analyzed. - 特許庁

アドレス電極に印加する電圧を、蛍光体(発光媒質)を含む各アドレス電極の放電特性に対応した値に設定することで、蛍光体種類の選択にも制約を受けず、蛍光体の種類にも対応した適正電圧で確アドレス放電を行い、安定した画像を得るようにする。例文帳に追加

By setting a voltage applying to address electrodes at a value corresponding to discharge characteristics of each address electrode containing the phosphor (a light emitting medium), the kind of the phosphor can be selected without restriction, address discharging is surely performed at an appropriate voltage corresponding to the kind of the phosphor, to provide the stable image. - 特許庁

また、CPU11は、メールアドレス自動作成処理において、社員番号と記憶装置16内に記憶されている氏名CSVテーブルを基に、所定のメールアドレス作成方式を行し、この自動作成したメールアドレスを記憶装置16内の社員情報マスタテーブルに格納する。例文帳に追加

The CPU 11 also conducts a prescribed mail address preparation system on the basis of the employee number and a name CSV table stored in the storage device 16 in automatic mail address preparation processing and stores the automatically prepared mail address in an employee information master table in the device 16. - 特許庁

記憶装置アクセス用アドレス更新装置において、アドレスが複雑に更新される場合でも、処理装置の処理量を増加することなく、かつ処理を反復して行う場合の命令コードを増加することなくアドレス更新を現することを目的とする。例文帳に追加

To update addresses without increasing the processing quantity of a processor even when addresses are complicatedly updated in an address updating device for accessing a storage device and without increasing the number of instruction codes in the case of repeating processing. - 特許庁

管理テーブル16は、装されたキャッシュメモリのアドレス空間をDRAMのバースト長で分割したバーストアドレス空間と、そのバーストアドレス空間単位でDRAMデータの初期化処理の完了又は未完了を示す完了フラグとを管理する。例文帳に追加

A management table 16 manages a burst address space obtained by dividing an address space of the mounted cache memory by a burst length of a DRAM, and a completion flag showing completion or non-completion of the initialization processing of DRAM data in a burst address space unit. - 特許庁

「リード」コマンドおよび「ライト」コマンドのためのバンクアドレスと、「アクティブ」コマンドおよび「プリチャージ」コマンドのための別個のバンクアドレスとを含む別個のアドレスフィールドを使用することによって、高度に並列な動作機能を現する。例文帳に追加

Highly parallel operation function can be realized by using an other address field including bank addresses for a 'read' command and a 'write' command and the other bank addresses for an 'active' command and a 'precharge' command. - 特許庁

例文

また、CPU13は、データN個分離れ且つデータ入力の都度1ずつ更新される2つの指示アドレスに最新データを格納すると共に、前記2つの指示アドレス間のデータを用い、相対アドレス指定によるフィルタ演算を施する。例文帳に追加

Further, the CPU 13 stores data which are to be updated in two designated addresses to be updated by one, each time the data are input, and also employs data between the two designated addresses, to execute the filter computation by designating the relative addresses. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS