1016万例文収録!

「"くるーぷ"」に関連した英語例文の一覧と使い方(10ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > "くるーぷ"に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

"くるーぷ"を含む例文一覧と使い方

該当件数 : 783



例文

またフェーズロックループは、各ファセットの誤差を平均時間値に加算し、その結果を使用して、参照周波数誤差及びファセット毎の誤差の両方のために画素クロック発信器の周波数を補正する。例文帳に追加

Further, the phase-locked loop adds errors of each facet to the mean time value and uses the result to correct the frequency of a pixel clock generator for both the reference frequency error and the errors for every facets. - 特許庁

誤差拡散法を採用した画像処理装置において、多値ディザ部7を設けることで、誤差のフィードバックループにおける計算のビット数を削減する。例文帳に追加

The image processing unit adopting the error spread method is provided with a multi-value dither section 7 that reduces number of bits for calculation in an error feedback loop. - 特許庁

スイッチングレギュレータ14は、エラーアンプ30と、PWMアンプ34と、出力ドライバ38と、コイル40とが直列に接続された基本構成を有し、2つのフィードバックループ50,52が設けられる。例文帳に追加

The switching regulator 14 having a basic configuration, in which an error amplifier 30, a PWM amplifier 34, an output driver 38 and a coil 40 are connected in series, is provided with two feedback loops 50, 52. - 特許庁

クロックシフティング回路10は、位相ロックループ回路2に直列に接続されている複数のDフリップフロップ回路4,6を連結して備える。例文帳に追加

The clock shifting circuit 10 may comprise a phase locked loop circuit (PLL) 2 coupled with a plurality of D flip-flop circuits (DFFs) 4, 6 connected in series. - 特許庁

例文

第1のアンテナパターン22は、給電パターン部25の先端部に略ループ状に連設され全長が第1の周波数の略1波長分の長さを有する。例文帳に追加

The first antenna pattern 22 is continuously installed in an almost loop shape at a top part of the feeding part 25, and its overall length is about one wavelength of the first frequency. - 特許庁


例文

充分な本体係数を用意し、V_Tフィードバックループを導入することによって、閾値電圧をゲート−本体間電圧を関連させる蓄積層を用いて、ヒステリシスウインドウ(H)を導入できる。例文帳に追加

A sufficient main-body coefficient is prepared and a V_T feedback loop is introduced so as to introduce a hysteresis window (H) using a storage layer associating a threshold voltage and a gate-main body voltage. - 特許庁

IP端末を収容する帯域グループ内およびWAN回線で接続された帯域クループ間の音声ストリームが使用する帯域を制限することにより、通話品質を確保するインターネット電話システムを提供する。例文帳に追加

To provide an Internet telephone system in which service quality is enhanced by limiting a band used by a voice stream in a band group containing IP terminals and between a band group connected through a WAN line. - 特許庁

デジタルロックループ(DLL)、エッジ検出器、デジタルコンパレータ等を用いて、データ信号にDLLクロック信号をロックさせ、全ての回路要素をデジタル回路で構成し、クロックデータリカバリ(CDR)を実現する。例文帳に追加

Using a digital lock loop (DLL), an edge detector, and a digital comparator, a data signal is made to lock a DLL clock signal, and all circuit elements are formed from a digital circuit, thereby achieving a clock data recovery (CDR). - 特許庁

上流側感温抵抗体Ruと下流側感温抵抗体Rdとを直列に接続し、演算増幅器U1のフィードバックループに接続して定電流を供給する。例文帳に追加

An upstream thermosensitive resistor Ru and a downstream thermosensitive resistor Rd are connected serially to each other and connected to the feedback loop of an arithmetic amplifier U1 to supply a constant current. - 特許庁

例文

所望且つ安定した搬送波信号を生成する無線通信システムの使用のための位相ロックループ周波数シンセサイザのためのディバイダ回路を得る。例文帳に追加

To obtain a divider circuitry for a phase-locked loop frequency synthesizer for use of a radio communication system generating a desired and stable carrier signal. - 特許庁

例文

位相ロックループを構成するチャージポンプ12及びLPF13と並列に、同一の回路構成を有するチャージポンプ15及びLPF16を設ける。例文帳に追加

A charge pump 15 and an LPF 16 of the same circuit configuration are provided in parallel to a charge pump 12 and an LPF 13 which are components of the phase locked loop. - 特許庁

階層的遅延ラインを有するディレイロックループのディレイロック状態を検出し、ディレイロック状態の情報の使用が可能な半導体素子を提供する。例文帳に追加

To provide a semiconductor device capable of using information of a delay lock state by detecting the delay lock state of a delay locked loop having hierarchical delay lines. - 特許庁

また、吸水伸長糸を含有するコースによるウェルトループ、および/またはタックループが少なくとも1ループ形成する部分を有していると好ましい。例文帳に追加

The fabric preferably has a part having at least one loop of a welt loop and/or a tuck loop formed by the course containing the water-absorbing extensible yarn. - 特許庁

能動的バイアス回路は、LO入力と複数のスイッチングトランジスタの出力との間に設けられたフィードバックループにおいて複数のスイッチングトランジスタの能動的バイアスを実行する。例文帳に追加

An active bias circuit is designed to perform an active bias of the plurality of the switching transistors in a feedback loop provided between the LO input and the plurality of the switching transistors. - 特許庁

位相ロックループ周波数シンセサイザ設計における、大きな電圧制御発振器範囲(例えば、487MHz)、(例えば)1.2V電力供給電圧、および低い電力消費の要求を達成する。例文帳に追加

To comply with demands for a large voltage-controlled oscillation range (for example, 487 MHz), a desired supply voltage (for example, 1.2V), and low power consumption in designing a phase-locked loop frequency synthesizer. - 特許庁

データ処理のための装置及び方法が提供され、そこでは、パフォーマンスカウンタによって特徴付けられる内部作業負荷に基づいて、フィードバックループと、ホストプロセッサと、によって電力が自動的に制御される。例文帳に追加

An apparatus and method is provided for data processing where power is automatically controlled with a feedback loop and with the host processor based on the internal work load characterized by performance counters. - 特許庁

他の実施形態では、コーディネートセット用ハンガーの構成部品はモジュール式であり、あるいは既存のハンガーストックと一体にするために従属ループを含むこともできる。例文帳に追加

In other embodiments, the component parts of the coordinate set hanger are modular, or may include a dependent loop for integration with existing hanger stock. - 特許庁

被縫製物移送装置において、被縫製物はミシンフレームに対して横方向に延びた4つのローラ6を取り巻いて略ループ状に展張され、そのループに沿ってタイミングベルト15を介して移送される。例文帳に追加

In a workpiece to be sewn-transfering device, the workpiece to be sewn is spread substantially in the loop shape by surrounding the four rollers 6 extending in the horizontal direction with respect to the sewing machine frame and transferred along the loop via timing belts 15. - 特許庁

さらに、抽出された命令群同士のタイミングを保持するため、命令群内の各ループ命令へ入力されるデータの到達時間を算出し、到達時間が最も遅いデータを選択する。例文帳に追加

The compiler 100 further calculates an arrival time of data input to each loop instruction within the instruction group in order to hold the timing between the extracted instruction groups, and selects data with the slowest arrival time. - 特許庁

ICカード21のカードアンテナLa の全部を包含する主ループアンテナL1 と、カードアンテナLa の少なくとも一部を包含する副ループアンテナL2 とをリーダライタ10の読取面11に設置する。例文帳に追加

A main loop antenna L_1 including the entire part of a card antenna La of the IC card 21 and a sub loop antenna L_2 including at least part of the card antenna La are placed on a read face 11 of the reader/writer 10. - 特許庁

多重化可能なサブルーチンコール処理と、メモリアクセスに要する電力を削減する低電力ループ処理の両機能を、回路規模の増加を抑えて実現する。例文帳に追加

To realize both functions of a sub-routine call processing capable of being multiplexed and a low-power loop processing reducing the power required for memory access while suppressing the increase of circuit scale. - 特許庁

ベース54とコレクタ56の間に帰還抵抗68を介してコレクタ56の出力を帰還する第1のフィードバックループ64が設けられる。例文帳に追加

A first feedback loop 64 for feeding back an output of the collector 56 via a feedback resistance 68 is provided between the base 54 and the collector 56. - 特許庁

位相ロックループ回路に供給する基準電圧の調整を不要とするとともに、経年変化等に起因する性能劣化をなくし、常に良好な性能を維持することができるクロック信号発生装置を提供する。例文帳に追加

To provide a clock signal generator capable of always maintaining an excellent performance by eliminating the need for adjusting a reference voltage to be supplied to a phase lock loop circuit, and also eliminating deterioration in the performance caused by secular changes or the like. - 特許庁

ファクシミリ装置は、1つのリング型同報送信を複数のループに分割して登録し、1つのリング型同報送信を各ループ毎に実行することが可能である。例文帳に追加

This facsimile machine divides one piece of ring type simultaneous transmission into a plurality of loops to be registered and can perform the one ring type simultaneous transmission in each loop. - 特許庁

周波数可変フィルタ1の可変容量素子C1の容量値をフェーズロックループにより制御するため、周波数可変フィルタ1の中心周波数と通過帯域幅を高精度に制御することができる。例文帳に追加

In order to control the capacitance of a variable capacitance element C1 in the frequency variable filter 1, central frequency and pass bandwidth of the frequency variable filter 1 can be controlled with high precision. - 特許庁

第1および第2インダクタービアは、内半径と外半径とを交替することにより、略ループ型インダクター構造の中の同じ位置に配置されてもよい。例文帳に追加

The first and second inductor vias may be disposed at the same position in the approximately looped inductor structure by exchanging an inner radius and an outer radius. - 特許庁

位相比較器32と積分器33を備えるフィードバックループは、可調整遅延器30の遅延量を制御し、{ACK1、ACK2}及びICK間の位相関係を確実に保持し、安定なICK位相を実現する。例文帳に追加

A feedback loop provided with the phase comparator 32 and the integrator 33 controls a delay amount of the adjustable delay device 30, thereby securing a phase relation between {ACK 1, ACK 2} and ICK to achieve a stable ICK phase. - 特許庁

さらに当該転写因子結合領域に結合する転写因子をコードする核酸配列を導入することで、正の転写制御フィードバックループを形成させて転写量を増幅することができる。例文帳に追加

The amount of transcription is amplified by forming a positive transcription controlling feedback group by transducing a nucleic acid sequence encoding the transcription factor coupled to the transcription factor coupling region. - 特許庁

ロールループを形成し、次いで交互に転送動作を行い短い時間だけ同時に転送を行う2つの転送BTRロール22,24を含む転送ゾーンを継ぎ目が通過した後素早くループを平坦にすることで実現する。例文帳に追加

The system is realized by forming a roll loop and then immediately flattening the loop after passage of the seam through a transfer zone that includes two transfer BTR rolls 22, 24 with alternating transfer operations, but simultaneous transfer for short periods. - 特許庁

バックループパイル3は、鎖編糸4bに挿入された隣り合う挿入部7a,7a間を繋ぐバック編糸7の糸部分で形成されている。例文帳に追加

The back loop pile 3 is formed out of back knit yarns 7, which are so arranged as to bind between adjacent insertion parts 7a and 7a, inserted into chain stitch yarns 4b, with yarn portions thereof. - 特許庁

導体線を略ループ状に巻回してループ状巻線16を製作し、このループ状巻線16を周方向所定ピッチで軸方向へ成形し所望の蛇行部161をもつ蛇行ループ状巻線160を製造する。例文帳に追加

A loop-state winding 16 is manufactured by winding a conductor substantially in a loop state, this loop-state winding 16 is formed in the axial direction at prescribed circumferential pitches, and thus the meandering loop-state winding 160 having prescribed meandering parts 161 is manufactured. - 特許庁

この最適化は、各ループに対し、該ループ内に分岐条件が存在する場合に、該分岐条件を該ループの外側に移動させるように該ループを書き換えることを有する。例文帳に追加

This optimization comprises for each loop, if there is a branching condition within the loop, rewriting the loop to move the branching condition outside the loop. - 特許庁

光ファイバリング干渉計型センサにおいて、振動等の検出部となる光ファイバループ(主ループ)のループ途中に、分岐結合素子を介して、副ループとなるループ状光ファイバを接続したことを要旨とする。例文帳に追加

The optical fiber ring interferometer type sensor comprises a looped optical fiber of a sub-loop connected through a branch coupler element to a midway of an optical fiber loop (main loop) acting as a detector for detecting oscillations, etc. - 特許庁

放電電流検出用抵抗器25、エラーアンプ24、パルス発生器23、トランス22で構成されるフィードバックループにより、放電電流がその校正された基準電圧に対応するものとなる。例文帳に追加

A discharge current is corresponded to the corrected reference voltage by a feedback loop composed of a discharge current detecting resistor 25, an error amplifier 24, a pulse generator 23 and a transformer 22. - 特許庁

また、ドライバ補正電圧出力部215からの出力信号に基づいて補正を行う場合は、フィードバックループ外で直接モータ101の速度の調整を行う。例文帳に追加

When the speed command signal is corrected based on the output signal from a driver correction voltage output section 215, the motor 101 speed is directly adjusted outside a feedback loop. - 特許庁

フィルタ内のオンチップ部品サイズを低減するデュアルチャージポンプおよび対応する二重信号経路を有し、低減されたループフィルタ部品を備えた位相ロックループ(PLL)の提供。例文帳に追加

To provide a phase locked loop (PLL) with reduced loop filter components having dual charge pumps and corresponding dual signal paths that reduce on-chip component size within filters. - 特許庁

走査露光装置における原板ステージと基板ステージ間の同期位置制御において、フィードバックループ間における応答特性の対称性を高める。例文帳に追加

To raise symmetry of response characteristic among feed back loops in synchronization position control between an original stage and a substrate stage in a scanning exposure apparatus. - 特許庁

負荷からのフィードバック情報を何ら必要ないにもかかわらずフィードバックしていたため、フィードバックループを不要とすることによって回路速度が向上する。例文帳に追加

To improve a circuit speed by eliminating a need to have a feedback loop as performing feedback of feedback information brought from a load which are completely unnecessary. - 特許庁

各ループアンテナ素子22a〜22fは、その近傍に光ディスクが載置された場合にそのループアンテナ素子とその光ディスクのICタグとが対向するよう棚板12上に設置されている。例文帳に追加

The loop antenna elements 22a to 22f are provided on the shelf plate 12 so that the loop antenna elements and the IC tags of the optical disks thereof face each other when the optical disks are placed near the loop antenna elements. - 特許庁

ローカルクロック信号に同期し、入力クロック信号に基づく周波数の出力クロック信号を出力することができる位相ロックループ回路を提供することを課題とする。例文帳に追加

To provide a phase-locked loop circuit capable of outputting an output clock signal of a frequency based on an input clock signal by synchronizing with a local clock signal. - 特許庁

DLLクロックの無用なトグリングによる電流の消耗を低減することができるレジスタ制御ディレイロックループを備えた半導体デバイスを提供する。例文帳に追加

To provide a semiconductor device equipped with a register control delay lock loop (DLL) capable of reducing current consumption caused by unnecessary toggling of DLL clock. - 特許庁

フェールセーフ性を保ちつつ、リレーの駆動電圧の制御にフィードバックループを用いることがない、安定した駆動電圧の出力を得ることができるフェールセーフリレードライバ回路を提供する。例文帳に追加

To provide a fail safe relay driver circuit which maintains fail safe characteristics, does not use a feedback loop to control the driving voltage of a relay, and can obtain the output of a stable driving voltage. - 特許庁

すなわち、図3に示すフィードバックループにおいて、π/2位相シフタ18は、フィードバックラインではなくダイレクトライン(系の入出力間の直接のライン)に配置されている。例文帳に追加

Namely in a feedback group shown in Fig.3, the π/2 phase shifter 18 is arranged not on a feedback line but on a direct line (a direct line between an input and output of a system). - 特許庁

位相同期回路を含む回路シミュレーションにおいて、フィードバックループに分周器が存在している場合であっても正確にシミュレートできるようにすること。例文帳に追加

To accurately simulate circuits including a phase-locked loop even in the case where a frequency divider is present in a feedback loop. - 特許庁

第2の時間基準回路(5)は、第2のタイマー信号(CLK_T2)の周波数を基準タイマー信号(CLKref)の周波数によって適合させるための位相ロックループ(10,11,12,13,14,17)を有する。例文帳に追加

The secondary time circuit (5) has phase lock loops (10,11,12,13,14 and 17) for adapting a frequency of a secondary time signal (CLK_T2) by the frequency of the reference timer signal (CLKref). - 特許庁

階層的遅延ラインを有するディレイロックループのディレイロック状態を検出し、ディレイロック状態の情報の使用が可能な半導体素子を提供する。例文帳に追加

To provide a semiconductor device capable of using information of a delay lock state by detecting the delay lock state of a delay locked loop having hierarchical delay lines. - 特許庁

モータ制御装置は、速度指令あるいは位置指令を入力して、それに追従するようにモータの回転速度あるいは回転位置を検出してフィードバック制御を行うフィードバックループを有するものである。例文帳に追加

A motor controller includes a feedback loop that inputs a speed command or a position command and detects, so as to follow the command, a rotational speed or a rotational position of a motor, thereby performing a feedback control. - 特許庁

回路基板(18)に実装されたとき、回路基板(18)に直交する方向での巻き線部(24)の外径DCは、巻き線部(24)を構成する各ループ(28)の回路基板(18)に対する傾斜方向での最大の外径DLよりも小である。例文帳に追加

An outer diameter DC of the winding part (24) in a direction orthogonal to the circuit board (18) when mounted on the circuit board (18) is smaller than a maximum outer diameter DL of each loop (28) constituting the winding part (24) in an inclination direction to the circuit board (18). - 特許庁

単位画素と共通出力線の間に設けられた回路ブロックが差動増幅回路とスイッチとを含み、該スイッチを差動増幅回路のフィードバックループの経路状に配する。例文帳に追加

In the photoelectric conversion apparatus, a circuit block prepared between a unit pixel and a common output line includes a differential amplifier circuit and a switch, and the switch is disposed in a feedback path of the differential amplifier circuit. - 特許庁

例文

組織の欠損の、ノットレスの関節鏡下修復術に好適なアセンブリ及び方法が、2つの固定部材を含み、それらの固定部材は、連続ループをなす縫合糸の2本のリムによって結合される。例文帳に追加

Assemblies and methods suitable for the knotless arthroscopic repair of tissue defects include two fixation members coupled by two limbs of suture comprising a continuous loop. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS