1016万例文収録!

「緩和回路」に関連した英語例文の一覧と使い方(6ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > 緩和回路の意味・解説 > 緩和回路に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

緩和回路の部分一致の例文一覧と使い方

該当件数 : 395



例文

層間絶縁膜の凹凸の緩和にSOG膜が利用され、かつ段違いにホールが接近して形成される場合でも回路配線に信頼性が得られる半導体装置及びその製造方法を提供する。例文帳に追加

To provide a semiconductor device in which an SOG film is utilized for relaxing the irregularity of an interlayer insulating film and reliable circuit wiring is attained even if holes are formed in extremely close proximity, and to provide its manufacturing method. - 特許庁

リレー部品の作動音に起因する違和感を緩和し、自動車内の静粛性を向上させることのできる自動車用ワイパモータ制御回路を提供する。例文帳に追加

To provide a wiper motor control circuit for an automobile, improving silence in the automobile, while reducing discomfort caused by operation noise of a relay part. - 特許庁

回路規模増大の問題を緩和しつつ、参照信号比較型のAD変換時に各単位画素の出力振幅特性補正用のゲイン調整を行なう。例文帳に追加

To perform gain adjustment for correcting the output amplitude characteristics of each unit pixel, at AD conversion of a reference signal comparison type, while easing the problem of increase in the circuit scale. - 特許庁

本方法は、基板上にマスク層102を形成するステップを含み、前記マスク層に複数の第1開口104を形成する、集積回路の製造における位置合わせ精度条件を緩和する方法を提供する。例文帳に追加

The method for relaxing the alignment accuracy conditions in the manufacturing of an integrated circuit includes steps of forming a mask layer 102 on a substrate and forming a plurality of first apertures 104 in the mask layer. - 特許庁

例文

マザーボードプリント配線板を屈曲させる際に、マザーボープリント配線板と島状の回路付き樹脂基材との層間部にかかる応力を緩和し、樹脂基材が剥離し易い状態に置かれることを回避すること。例文帳に追加

To avoid a resin base from being brought into a state likely to be exfoliated by relaxing stress exerted on an interlayer part of a mother board printed wiring board and an island-shaped circuit-equipped resin base when inflecting the mother board printed wiring board. - 特許庁


例文

これにより、動作信号が複数の同期回路11−1〜11−6に到達する際に許容される遅延時間を長くすることができ、高速な動作クロックを使用しても動作信号のタイミング制約を緩和できるようになる。例文帳に追加

Thus, it is possible to extend a permitted delay time when the operating signal reaches the synchronization circuits 11-1 to 11-6 and to relax the timing constraints of the operating signal even when the high speed operating clock is in use. - 特許庁

半田付け部分に熱応力が直接作用することを緩和しつつ、電子回路基板を小型化することができる電子部品の配設構造を提供すること。例文帳に追加

To provide an arrangement structure of electronic components capable of reducing a size of an electronic circuit board while relaxing the direct operation of thermal stress to a soldered part. - 特許庁

その結果、高周波増幅回路11でのRF‐AGC電圧による利得制御が実行される条件が緩和され、放送信号の電界強度が比較的低い段階から同利得制御が実行されるようになる。例文帳に追加

As the result, a condition is eased, in which gain control by RF-AGC voltage in a high-frequency amplifier circuit 11 is performed, and the gain control is performed from a stage where the electric field strength of the broadcast signal is comparatively low. - 特許庁

ICチップに加わる曲げ、圧力、衝撃等の外的ストレスを緩和するための補強板と基材上に形成された回路パターンとの接触を防止することができるICカードを提供する。例文帳に追加

To provide an IC card capable of preventing contact of a stiffening plate for moderating external stress, such as bending added to an IC chip, pressure, or shock, with a circuit pattern formed on a substrate. - 特許庁

例文

したがって、複数のモータ1,3が同一回転速度付近で回転することに伴う振動音のうなりを、1台のインバータ回路5で駆動するだけで緩和できる。例文帳に追加

Accordingly, the beat of the vibration sounds accompanying the rotation of two or more motors 1 and 3 in the vicinity of the same rotational speed can be relieved by driving them with one inverter circuit 5. - 特許庁

例文

半導体装置の組立時及び使用時に半導体装置に生じる熱応力を緩和することができ、実際に長期間使用した場合の耐湿性に優れる、高信頼性の3層回路基板を提供するものである。例文帳に追加

To provide a highly reliable three-layer circuit board which can relieve thermal stresses generated in a semiconductor device, at assembling and using of the device and can maintain a superior moisture resistance when the board is actually used over a long period. - 特許庁

定電流回路を搭載したヒータチップのヒータのばらつきによる損失で生じる熱の不均一を利用してチップのヘッドへの搭載順を適宜行なうことによりヘッドに生じる熱の勾配を緩和する。例文帳に追加

To relax the slope of heat generated in a head by appropriately performing a carrying order of chips on the head by utilizing ununiformity of the heat generated by a loss caused by variation of the heaters of the heater chips carrying a constant current circuit. - 特許庁

有機EL表示装置において、走査線のレイアウトに起因する回路素子数や容量値の増加に対する制約あるいは高精細度化の障害を緩和する。例文帳に追加

To alleviate restriction of increase of the number of circuit elements and a capacitance value due to layout of a scan line, or an obstacle for obtaining high precision, in an organic electroluminescent (EL) display apparatus. - 特許庁

部品追加をすることなく簡単な構造で半田接続部に対する熱応力による影響を緩和でき、組み付け工数及びコストの削減を図ることのできる積層回路基板を提供する。例文帳に追加

To provide a laminated circuit substrate that relaxes an influence of thermal stress on a solder connection part by a simple structure without adding parts and reduce the number of steps for assembling as well as cost. - 特許庁

これにより、半導体ウエハ1とエポキシ樹脂5の熱膨張率の相違による反りが緩和されて変形が少なくなり、かつ各集積回路2の境界が明確になる。例文帳に追加

Thereby, warpage of the wafer 1 due to the difference between the thermal expansion coefficients of the wafer 1 and the resin 5 is relaxed, the deformation of the wafer 1 is reduced, and the boundaries between the circuits 2 become clear. - 特許庁

電源線等への電圧供給源であるポンプの面積を削減でき、電源線等に電圧を転送するスイッチ回路のストレスを緩和できる不揮発性半導体記憶装置を提供する。例文帳に追加

To provide a nonvolatile semiconductor memory device capable of reducing an area of a pump which is a voltage supply source to a power source line, etc., and capable of mitigating stress of a switching circuit transferring the voltage to the power source line, etc. - 特許庁

DRAM部のキャパシタ上部電極とビットラインコンタクトとのショートマージンが少なくならず、キャパシタ上部電極の膜厚分の段差が緩和されるDRAM混載半導体集積回路装置の製造方法を得る。例文帳に追加

To provide a method for manufacturing a DRAM mixture loading semiconductor integrated circuit device in which the difference of the film thickness of the upper electrode of a capacitor is alleviated without reducing a short margin of the upper electrode of the capacitor of the DRAM with a bit line contact. - 特許庁

本発明は、プリント基板に曲げ応力が加わった場合に、電子部品や接続部に生じる応力を緩和するプリント基板や、これに電子部品を載置した電子回路基板を提供する。例文帳に追加

To provide a printed board and an electronic circuit board having electronic components mounted thereon which relaxes stresses caused in the electronic components or connecting points when a bending stress is applied to the printed board. - 特許庁

電流論理型のフリップフロップ回路を利用した周波数分周器において、装置において、高速動作と広い動作周波数範囲のトレードオフ関係を緩和する。例文帳に追加

To relax a trade-off relation between a high-speed operation and a wide operating frequency range of an apparatus, in a frequency divider utilizing a current logic type flip-flop circuit. - 特許庁

気流制御弁制御回路32は、高圧縮比のときに気流制御弁61の開度を小さくして、燃焼室への吸気流の乱れを増大させ、これによってピストン頂部のウェット量の増大を緩和する。例文帳に追加

An air flow control valve control circuit 32 increases turbulence of the air intake flow into a combustion chamber by reducing the opening of an air flow control valve 61 when the compression ratio is high, and mitigates the increase of the wet quantity on a piston crown portion thereby. - 特許庁

基板同士を電磁界結合により接続する際の位置精度を緩和でき、電磁界接続部の密着性を向上させた状態で必要な位置精度が容易に確保できる高周波回路基板とその接続方法を提供すること。例文帳に追加

To provide a high frequency circuit substrate and method for forming the same by which position accuracy for interconnecting substrates through electromagnetic coupling can be relaxed and the required position accuracy can easily be secured while improving the adhesion performance of electromagnetic field connection parts. - 特許庁

回路基板の液晶表示パネルへの干渉を緩和し、液晶表示パネルの表示面へのムラを改善する液晶表示装置を提供する。例文帳に追加

To provide a liquid crystal display device which improves unevenness on a display screen of a liquid crystal display panel by alleviating interference of a circuit substrate with the liquid crystal display panel. - 特許庁

電子機器内に配置される各種回路基板について、基板配置に関する制約を緩和するとともに、配線部材を最小限に抑えることのできる立体フレームを提供し、これにより、機器の小型化およびコストダウンを図る。例文帳に追加

To reduce the size and cost of electronic equipment by providing a three-dimensional frame that can relieve restrictions on the arrangement of various types of circuit boards in the electronic equipment and can suppress wiring members to the minimum. - 特許庁

基板と放熱部材との熱膨張係数差から、基板に加わる引っ張り応力を緩和した回路基板及びパッケージ並びに電子装置を提供すること。例文帳に追加

To provide a circuit substrate which eases tensile stress which is added to a substrate owing to a difference between thermal expansion coefficients of the substrate and a heat dissipating member, and to provide a package and electronic apparatus. - 特許庁

操舵トルク検出用のトルクセンサの制御基板に、周辺温度の変動に伴って発生する応力を緩和し、回路部品及び回路パターンの損傷の発生を未然に防止して、正確な検出トルクに基づく操舵補助を安定して行わせる。例文帳に追加

To alleviate stress following fluctuation of peripheral temperature, prevent damages of circuit components and a circuit pattern, and stably carry out steering assistance based upon accurate detected torque by a control board of a torque sensor for detecting steering torque. - 特許庁

半導体集積回路のレイアウト設計方法に関し、特にレイアウト設計工程において斜め配線を用い、ハードマクロの周辺における配線リソースを有効に活用することで、配線混雑を緩和する半導体集積回路およびそのレイアウト設計方法を提供する。例文帳に追加

To provide a semiconductor integrated circuit and layout design method thereof for relaxing wiring congestion by effectively utilizing interconnection resources around a hard macro while using slant interconnections in a layout design step in particular regarding the layout design method of the semiconductor integrated circuit. - 特許庁

半導体集積回路チップを実装基板に封止樹脂を用いて接合させた時などに、チップを構成する半導体基板に印加される応力を緩和し、応力による半導体素子特性のバラツキを低減させ、また回路動作中に効率的に放熱できるようにする。例文帳に追加

To relax stress applied to a semiconductor substrate included in a semiconductor integrated circuit chip when the semiconductor integrated circuit chip is bonded to a packaging board with an encapsulation resin, thereby reducing variation in semiconductor element characteristics caused by stress and achieving efficient heat radiation during a circuit operation. - 特許庁

近年の小型化に対応しつつ、繰り返して屈曲しても、補強板における屈曲部分との隣接部分に発生するストレスを緩和することができ、配線回路パターンの破断を防止して、信頼性を向上させることのできる、フレキシブル配線回路基板を提供すること。例文帳に追加

To provide a flexible wiring circuit substrate capable of relaxing a stress generated at a portion adjacent to a bent portion in a reinforced plate even though the substrate is repeatedly bent while coping with miniaturization in the recent years and capable of improving reliability by preventing the breakdown of the wiring circuit pattern. - 特許庁

温度変化により半導体素子と基板との接合部に発生する歪みを緩和することができる半導体回路を生産性高く製造する半導体素子実装方法及び該半導体実装方法により作製された半導体回路を提供する。例文帳に追加

To provide a packaging method for a semiconductor element for manufacturing a semiconductor circuit with high productivity, which moderates any strain produced at a junction part of the semiconductor element and a substrate owing to a temperature change, and also to provide the semiconductor circuit manufactured by the packaging method. - 特許庁

プラズマディプレイ表示装置の消費電力を制限する電力回路であって、遅れのない制御が可能であり、瞬間的な過大電力を生じることがなく、電源への要求条件を大幅に緩和することができる電力制限回路を提供する。例文帳に追加

To provide a power limiting circuit, which is the power circuit for limiting the power consumption of a plasma display device, capable of relieving control without time delay and is capable of permuting remarkably required conditions to a power source, without generating instantaneous excessive power. - 特許庁

例えばキー接点用の回路パターンおよびLEDに電流供給するための回路パターンの相互の配置関係に制約を受けることがなく、設計の自由度を緩和させることができる照明機能を備えた電子機器を提供すること。例文帳に追加

To provide an electronic device with a lighting function, capable of relieving a design flexibility without having any restriction on mutual arrangement relationship of a circuit pattern for key contacts and a circuit pattern for supplying a current to LEDs. - 特許庁

多層印刷回路基板PCBのベースシートに有するシート状繊維材の一部に当該ベースシートの面内で印刷回路基板の熱伸縮や残留応力に起因する伸縮、変形を緩和するための不完全連結部(スリットSLT)を形成した。例文帳に追加

In a part of a sheet-like fibrous material in the base sheet of a multilayer printed circuit board PCB, an incomplete connection part (slit SLT) is formed for relaxing expansion and contraction, and deformation caused by the thermal expansion and contraction and residual stress of the printed circuit board in the base sheet plane. - 特許庁

応力効果緩和領域Bを含め回路形成領域Aに形成される各ダミーパターン12の平面寸法値は、回路形成領域Aに形成される素子のうち縦方向及び横方向ごとに最も高い頻度で現われる寸法値である。例文帳に追加

The flat surface dimensional value of each dummy pattern 12 formed in the circuit forming region A including the stress effect relaxation region B is a dimensional value present frequently in each of the longitudinal direction and the lateral direction of the element formed in the circuit forming region A. - 特許庁

各積和回路30_1〜30_nに配置された除算回路40において、法mでの剰余算であるにも関わらず、剰余算の実行結果h’を法mよりも大きい値2^rと比較するように剰余算の終了条件を緩和している。例文帳に追加

In a division circuit 40 arranged in respective product sum circuits 301-30n, though it is the remainder computation by a modulus m, the end condition of the remainder operation is mitigated so as to compare the executed result h' of the remainder computation with a value 2r larger than the modulus m. - 特許庁

インバータ回路4の非動作時には、経路開放手段9が所望の電流経路を遮断するので、外部機器等からの漏洩磁束により加熱コイル5に誘起される誘導起電力のためにインバータ回路4の構成要素に不用意に電気的ストレスが印加されることを緩和若しくは防止できる。例文帳に追加

When an inverter circuit 4 is not operated, the electric stress carelessly applied on the formation component of the inverter circuit 4 caused by induced electromotive force induced on a heating coil 5 by the leaked magnetic flux from an external apparatus can be relieved or prevented since a route releasing means 9 intercepts a desired current route. - 特許庁

金属板と導電回路との密着性に優れ、しかも応力緩和性にも優れ、急激な加熱/冷却を受けても半田或いはその近傍でのクラック発生等の異常を生じない、耐熱性、放熱性更に耐湿性に優れている金属ベ−ス回路基板を提供する。例文帳に追加

To provide a metal-based circuit substrate, excellent in close adhesion of the metal plate with an electroconductive circuit, also excellent in stress-relaxation property, without forming abnormality such as crack formation at solder or its vicinity even on getting a rapid heating/cooling, and excellent in heat resistance, heat-radiating property and further moisture resistance. - 特許庁

通信システムの送信機の動作を制御し、応答時間の迅速化、出力電力の調整における線形性の向上、干渉の低減、電力消費量の低減、回路の複雑性の緩和、およびコストの低減を図った制御装置回路を提供する。例文帳に追加

To provide a controller circuit for accelerating response time, improving linearity in adjustment of output power, reducing interference, reducing power consumption, lowering circuit complexity and lowering costs by controlling the operation of a transmitter of a communication system. - 特許庁

メモリアレイ6とバイアス供給回路1との間には、メモリセルMCm、nの配置位置に依存するビット線負荷抵抗の違いを緩和または同一にするように調整するために負荷抵抗切替回路2が設けられている。例文帳に追加

Between a memory array 6 and a bias supply circuit 1, a load resistance changeover circuit 2 is arranged for the purpose of adjusting the differences in bit line load resistance dependent on the arranged positions of memory cells MCm, n so as to relax or equalize the differences. - 特許庁

妨害波信号の移相のみを変化させてサンプリングすることで、妨害波信号レベルを低下させ、希望信号レベルを保持する妨害波除去動作で、受信回路のフィルター特性を緩和して受信回路のLSI化、小型化を実現する。例文帳に追加

To make a receiving circuit into an LSI (large-scale integration) and small-sized by relaxing the filter property of a receiving circuit in an interfering wave removal operation in which sampling is performed while my a phase shift of an interfering wave signal is changed to lower an interfering wave signal level and thereby to keep a desired signal level. - 特許庁

電子部品1が回路基板に取り付けられた後、回路基板が湾曲するなどして電子部品1に外力が作用した場合、屈曲部10のばね性により電子部品1に生じる応力が緩和され、これにより、電子部品1の損傷を抑制することができる。例文帳に追加

After the electronic component 1 is fitted to the circuit board, stress generated in the electronic component 1 is reduced by the elasticity of the bent part 10 if an external force is made to act on the electronic component 1 with the circuit board warped and so on, so that damage to the electronic component 1 is suppressed. - 特許庁

回路基板に半導体チップを取り付ける内部接続部と回路基板を外部の実装基板に取り付ける外部接続部についての要求を満足し、半導体チップと実装基板の熱膨張差により発生する応力を緩和して接続の信頼性を向上させた半導体装置を得る。例文帳に追加

To obtain a semiconductor device where the reliability of a connection is improved by relaxing stress to occur due to the difference between thermal expansions of a semiconductor chip and the mounting substrate while satisfying the request on an internal connection part for installing the semiconductor chip on a circuit board and an external connection part for installing the circuit board on an external mounting substrate. - 特許庁

溝4によって高周波伝送用回路基板の接続部におけるインピーダンス不整合を緩和できるとともに、第二の線路導体2bに接する溝4によって高周波回路基板の高周波線路配線12と第二の線路導体1bとを正確に位置決めできる。例文帳に追加

Mismatching of impedance in the connecting unit of the high frequency transmitting circuit substrate can be mitigated by the grooves 4 while the high frequency line wiring 12 and a second line conductor 1b can correctly be positioned by the grooves 4 contacted with the second line conductor 2b. - 特許庁

これにより,バンドギャップ回路1の出力電圧VBGの温度特性が負となる高温域において,補償電流印加回路2の印加電流によりトランジスタQ1のベース−エミッタ間電圧を増加させ,温度特性を緩和している。例文帳に追加

In this way, in the high temperature area in which an output voltage VBG of the band gap circuit 1 shows a negative temperature characteristic, the base-to-emitter voltage of the transistor Q1 is increased by the applied current from the compensation current application circuit 2 for easing the temperature characteristic. - 特許庁

以上の構成とすることで、発振回路の個体差や、時間経過、温度変化によるによる発振周波数の変動を緩和することができ、簡単な構成で、安定して任意の幅を有するパルスを発生することが可能なパルス発生回路を実現できる。例文帳に追加

With such an arrangement, variation in oscillation frequency due to individual difference of oscillation circuits, time elapse or temperature variation can be reduced, and a pulse generating circuit capable of generating a pulse having an arbitrary width stably through a simple arrangement can be realized. - 特許庁

吸気温、ドライバ40のスイッチング素子の温度、水温、潤滑油温度などのいずれか1つまたは複数が低いときに、最大電流制限回路48によるモータ駆動回路24の最大駆動電流の制限を一時的に緩和する。例文帳に追加

This throttle control device tentatively relaxes limitation of the maximum drive current of a motor drive circuit 4 by a maximum current limiting circuit 48 when any one or more of intake air temperature, temperature of a switching element of a driver 40, water temperature and lubricating oil temperature or the like is low. - 特許庁

半導体装置の製造工程において、ロジック回路を絶縁膜等で覆って保護する場合に、ロジック回路の不純物領域に形成したシリサイド層への絶縁膜による応力を緩和して、半導体基板上に構成されるトランジスタの信頼性を向上する。例文帳に追加

To improve reliability of a transistor constituted on a semiconductor substrate by relaxing a stress due to an insulating film to the silicide layer, which formed in an impurity range of a logic circuit, when the logic circuit is covered with the insulating films and protected in a manufacturing process of a semiconductor device. - 特許庁

本発明の目的は、配線を切断しないように、熱応力を緩和できる電子部品及び半導体装置並びにこれらの製造方法並びにこれらを実装した回路基板及びこの回路基板を有する電子機器を提供することにある。例文帳に追加

To provide an electronic component and a semiconductor device in which thermal stress can be relaxed avoiding wiring from being cut off, and to provide a manufacturing method for them, a circuit board mounting them, and an electronic apparatus having the circuit board. - 特許庁

集塵極板1に流れる電流を電流検出抵抗3で検出する際に、コイル4で電流の変化を緩和させ、緩和した電流の変化率の比較、検出により、スパークの発生する兆候を捉え、スパークの発生する前に印加電圧を調整することで、スパークの発生を未然に防ぐことができる高電圧制御回路が得られる。例文帳に追加

A high voltage control circuit capable of preventing spark from occurring is obtained by adjusting an applied voltage before generating the spark by catching signs of generating the spark by detecting and comparing a rate of a varied current after relaxing the variation of the current with a coil 4 when detecting a current flowing on the dust collecting electrode 1 with a current detecting resistor 3. - 特許庁

本発明の電気泳動表示シートは、半導体回路層が設けられた駆動基板の上に積層される電気泳動表示層と、前記電気泳動表示層の上に積層され、透明電極層を有する透明基板と、を少なくとも含む電気泳動表示シートであって、該電気泳動表示シートが駆動基板に貼り合わされる際に駆動基板にかかる応力を緩和する応力緩和手段を含む。例文帳に追加

The electrophoretic display device comprises: at least an electrophoretic display layer stacked on the driving substrate provided with a semiconductor circuit layer; and a transparent substrate which is stacked on the electrophoretic display layer and has a transparent electrode layer, wherein a stress-mitigating means of mitigating the stress applied to the driving substrate when the electrophoretic display sheet is attached to the driving substrate is included. - 特許庁

例文

通信用のアンテナとそのアンテナに接続されそのアンテナを介して無線通信を行なう回路チップとを有するRFIDタグが、長帯状かつ可撓性のベース上に所定のピッチで複数形成されてなるRFIDタグシリーズを、コア材と、そのコア材を取り巻く、RFIDタグシリーズの巻取りにより発生する応力を緩和する応力緩和材とからなる巻き芯のまわりに巻き取る。例文帳に追加

The series of RFID tags comprising a plurality of RFID tags having a communication antenna and a circuit chip connected to the antenna to perform radio communication through the antenna formed on the long belt-like flexible base at the predetermined pitch is wound around a winding core comprising a core material and a stress relaxing material for relaxing a stress generated by winding the series of FRID tags, which surrounds the core material. - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS