1016万例文収録!

「a bit of a」に関連した英語例文の一覧と使い方(245ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > a bit of aの意味・解説 > a bit of aに関連した英語例文

セーフサーチ:オフ

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

a bit of aの部分一致の例文一覧と使い方

該当件数 : 12565



例文

Drawing instructions for one page are stored in a storing area, a drawing instruction corresponding to an optional area is extracted from the drawing instructions to be stored, a clip attribute of the optional area is added to the extracted drawing instruction, and the drawing instruction extracted and having the added clip attribute is expanded to a bit map.例文帳に追加

描画命令を1ページ分、格納領域に格納し、格納される描画命令の中で任意の領域に該当する描画命令を抽出し、抽出された描画命令に、任意の領域のクリップ属性を付加し、抽出され、クリップ属性を付加された描画命令をビットマップに展開することを特徴とする。 - 特許庁

Then, the amount of the compressed image data is measured by a counter 108 and when the data amount is equal to or more than prescribed, the relevant image data stored in memory 112 are recompressed with second higher compressibility in a Huffman decoding circuit 113, a bit shift circuit 114 and a Huffman encoding circuit 115.例文帳に追加

そして、圧縮された画像データのデータ量がカウンタ108で計測され、所定値以上の場合、メモリ112に記憶されていた当該画像データがハフマン復号化回路113、ビットシフト回路114及びハフマン符号化回路115で、より高圧縮率である第2の圧縮率で再圧縮される。 - 特許庁

In the semiconductor memory device being an amplification type cross point memory, a reset switch Trst short-circuiting a common node electrode NE to ground any time is provided, the common node electrode NE is kept in a state of being separated from a bit line BL, the reset switch Trst is transited from on to off and from off to on.例文帳に追加

増幅型クロスポイントメモリとしての半導体記憶装置において、共通ノード電極NEを適時グランドにショートさせるリセットスイッチTrstを設置し、さらにメモリユニットMUからのデータ読出時には、共通ノード電極NEはビット線BLから切り離されたままの状態に保ち、リセットスイッチTrstをオンからオフに、そしてオフからオンに遷移させる。 - 特許庁

The nonvolatile memory 100 comprises a gate insulation layer 22 provided on the channel region of a semiconductor layer 10, a gate conductive layer 14 provided on the gate insulation layer 22, first conductivity type first and second impurity regions 24 and 34 provided on the semiconductor layer 10 to sandwich the gate conductive layer 14, and a bit conductive layer 80.例文帳に追加

不揮発性記憶装置100は、半導体層10のチャネル領域上に設けられ、ゲート絶縁層22と、ゲート絶縁層22上に設けられたゲート導電層14と、ゲート導電層14を挟むように半導体層10に設けられた第1導電型の第1および第2不純物領域24,34と、ビット導電層80とを含む。 - 特許庁

例文

A series of hardware pipeline units each processing a stride during prefix search operations on a multi-bit trie includes, within at least one pipeline unit other than the last pipeline unit, a mechanism for retiring search results from the respective pipeline unit rather than passing the search results through the remaining pipeline units.例文帳に追加

マルチビットトライに関するプレフィックス検索動作期間中各々がストライドを処理する一連のハードウエアパイプラインユニットが、最後のパイプラインユニット以外の少なくとも1つのパイプラインユニット内において、検索結果を残りのパイプラインユニットを介して通過させるのではなく夫々のパイプラインユニットから検索結果をリタイアさせるメカニズムを包含している。 - 特許庁


例文

Concerning the method and the device for acquiring a scalar value from the vector register for using the value for the vector and scalar mixed instruction, a vector is applied to a vector register file and the position identifier of the scalar value in the vector is embedded in a bit specifying the vector and scalar mixed instruction.例文帳に追加

ベクトルおよびスカラ混合命令において用いるために、ベクトルレジスタからスカラ値を取得する方法および装置であって、ベクトルレジスタファイルにベクトルを与えることと、ベクトルおよびスカラ混合命令を規定するビットにベクトル内におけるスカラ値の位置識別子を埋め込むこととを含む。 - 特許庁

The statistic multiplex system 1 has image coders 2i that code program data, a multiplexer 4 that multiplexes the output data of the image coders 2i and a controller 3 that sets a target bit rate to the image coders 2i as a target generating code amount per unit time.例文帳に追加

統計多重システム1は、複数の番組データを符号化する複数の画像符号化装置2_iと、各画像符号化装置2_iの出力データを多重化する多重化装置4と、各画像符号化装置2_iに対して単位時間当たりの目標発生符号量としての目標ビットレートを設定するコントローラ3とを有している。 - 特許庁

The sigma delta form analog/digital converter 9 converts an analog signal into a serial digital signal in one-bit each for a second over- sampling period sufficiently higher than a first oversampling period with 1/n (n is an integer) of the periodic noise and filters the serial digital signal to convert the digital signal into a binary digital signal for the first oversampling period.例文帳に追加

シグマデルタ形AD変換器9は、周期性ノイズの1/n(nは整数)周期の第1のオーバーサンプリング周期に対して十分高速な第2のオーバーサンプリング周期でアナログ信号を1ビットずつのシリアルデジタル信号に変換し、そのシリアルデジタル信号をフィルタリングして第1のオーバーサンプリング周期でバイナリーデジタル信号に変換する。 - 特許庁

In an R-2R resistor circuit network 12, a path where each branched current is made to flow to an integrator capacitor 14 of the next stage and a path where each branched current is made to flow to a low-impedance analog midpoint (ground potential) Vss, and a path can be selected for each branched current by digital control bit data Bn-B_0.例文帳に追加

R−2R抵抗回路網12では、各分岐電流がそれぞれ次段の積分器容量14に流れる経路と低インピーダンスアナログ中点(グラウンド電位)Vssに流れる経路があり、各分岐電流ごとにディジタルコントロールビットデータBn〜B_0 によって経路選択が可能となっている。 - 特許庁

例文

In an image information transforming device 1, a motion vector correcting part 14 reretrieves a motion vector scaled by a motion vector transforming part 13, corrects the accuracy of the motion vector and supplies the motion vector whose accuracy is corrected to an MPEG4 image encoding part 15 when an MPEG2 bit stream is inputted to find an 8×8 motion vector and a 16×16 motion vector in the MPEG4.例文帳に追加

画像情報変換装置1において、MPEG2ビットストリームを入力し、MPEG4における8×8動きベクトル及び16×16動きベクトルを求める際に、動きベクトル変換部13によりスケーリングされた動きベクトルに対して、動きベクトル補正部14において再検索し、動きベクトルの精度を補正し、精度が補正された動きベクトルをMPEG4画像符号化部15に供給する。 - 特許庁

例文

This method reads an intermediate code of a compiler, extracts one intermediate code (110), decides whether the extracted intermediate code is an instruction needing exception check and generates exception check instruction having a bit string that is uniquely decided from an exception kind (150) without generating an instruction for substituting a label showing the exception kind for a register when the instruction needs the exception check.例文帳に追加

コンパイラの中間コードを読み込み、中間コードを一つ取り出し、取り出した中間コードが、例外チェックが必要な命令であるか判断し、例外チェックが必要な命令である場合に、例外の種類を示すラベルをレジスタに代入する命令を生成することなく、例外の種類から一意に決まるビット列を持つ例外チェック命令を生成する。 - 特許庁

When image-coding data is re-coded and distributed at a bit rate selected according to access from a user, the user is identified whether he is a member or nonmember, and a value of coding parameter used in re- coding is limited to the nonmember user, and while high-speed processing is realized, low quality image re-coding data is formed and distributed.例文帳に追加

ユーザからのアクセスに応じて選択されたビットレートに画像符号化データを再符号化して配信する際に、そのユーザが会員か非会員かを識別して、非会員のユーザに対しては、再符号化時に用いる符号化パラメータの値を制限することにより、高速処理を実現しつつ、低品質な画像再符号化データを生成してユーザに配信するという構成を採る。 - 特許庁

The logical format management module 21 refers to a bit map memory 34 corresponding to a disk access request from a host, judges whether or not the entire access area is already formatted, requests disk access to the low-order layer module 22 in the case of judging that it is already formatted, and issues a logical format processing request when it is not formatted yet.例文帳に追加

論理フォーマット管理モジュール21は、ホストからのデイスクアクセス要求に応じて、ビットマップメモリ34を参照し、当該アクセス領域全てが、フォーマット済かを判定し、フォーマット済と判断した場合に、下位層モジュール22にデイスクアクセスを要求し、フォーマット済でなければ、論理フォーマット処理要求を発行する。 - 特許庁

To provide a system and method for reducing error propagation of a video data stream, refreshing microblocks, reducing a frame rate in the video data stream, generating error correction information on a medium stream, executing bit rate allocation to the video data stream, and detecting scene change in the video data stream.例文帳に追加

ビデオデータストリームの誤り伝搬の低減、マクロブロックのリフレッシュ、ビデオデータストリーム内のフレームレートの低減、媒体ストリームの誤り訂正情報の生成、ビデオデータストリームのビットレート割り当ての実行、及びビデオデータストリーム内のシーン変化の検出を行うシステム及び方法を提供する。 - 特許庁

To improve bit resolution without increasing a cost when acquiring to digitize an electric signal output from a radiation image detector in a radiation image reading method and system for reading a radiation image from the radiation image detector recording the radiation image by receiving irradiation of radiation carrying the radiation image.例文帳に追加

放射線画像を担持する放射線の照射を受けて放射線画像を記録する放射線画像検出器から上記放射線画像の読取りを行う放射線画像読取方法および装置において、放射線画像検出器から出力された電気信号をデジタル化して取得する場合に、コストアップを招くことなくビット分解能を向上させる。 - 特許庁

The ferroelectric information storage medium having ferroelectric nanodots includes a substrate 10, a lower electrode 20 formed on the substrate 10, and the ferroelectric nanodots 32 formed on the lower electrode 20, wherein the ferroelectric nanodots 32 are separated from each other, and a plurality of the ferroelectric nanodots form a single bit region.例文帳に追加

強誘電体ナノドットを有する強誘電体情報記録媒体は、基板10と、基板10上に形成された下部電極20と、下部電極20上に形成された強誘電体ナノドット32とを具備し、強誘電体ナノドット32は、互いに離隔するように形成され、複数の強誘電体ナノドットが1つのビット領域を形成する。 - 特許庁

In a defect analyzing computer 10, the number of defective bits are counted for each coordinate based on defective data (bit map data) BD obtained by an electrical test by a tester 2 and a defect numbers histogram is made (means 12), wavelet analysis is performed for the defect numbers histogram and a wavelet coefficient is calculated (means 13).例文帳に追加

不良解析計算機10は、テスタ2による電気的試験により得られた不良データ(ビットマップデータ)BDに基づいて座標ごとに不良ビット数をカウントして不良数ヒストグラムを作成し(手段12)、不良数ヒストグラムについてウェーブレット解析を行ないウェーブレット係数を算出する(手段13)。 - 特許庁

The reproduction part 3 is composed of a changeover means 75 for changing over a first waveform equalizing means 73 and a second waveform equalizing means 74 based on area information showing whether an area is bit-inverted or not, and a viterbi decoding means for decoding the reproduced signals to be outputted from the first or second waveform equalizing means 73, 74.例文帳に追加

また、再生部3は、エリアがビット反転されたかどうかを示すエリア情報に基づいて、第1波形等化手段73と第2波形等化手段74とを切り替えるための切り替え手段75と、第1波形等化手段73、又は第2波形等化手段74から出力される前記再生信号を復号するビタビ復号手段12とからなる。 - 特許庁

The output buffer control signal generator 131 reduces a high frequency component included in communication waves of communication signals on shifting from dominant to recessive to prevent ringing of communication waves by gradually increasing impedance of the transistors 132 and 133 during one bit time of a communication signal representing dominant.例文帳に追加

そして、出力バッファ制御信号生成部131は、ドミナントを表す通信信号の1ビット時間において、トランジスタ132,133のインピーダンスを徐々に高くすることにより、ドミナントからレセッシブへの変化時における通信信号の通信波形に含まれる高周波成分を低減して通信波形のリンギングを抑制する。 - 特許庁

Since the random counter updating processing for determining a big hit and the added value counter updating processing for determining the updating quantity of random counter are non-synchronously executed, the generation timing of the next bit hit is calculated on the basis of the generation of one big hit, and the illicit action using 'suspending board' for illicitly generating a big hit can be prevented.例文帳に追加

このように、大当たりを決定するための乱数カウンタ更新処理と、その乱数カウンタの更新量を決定するための加算値カウンタ更新処理とを、非同期に実行しているので、1の大当たりの発生に基づいて、次の大当たりの発生タイミングを算出し、不当に大当たりを発生させる「ぶら下げ基板」を用いた不正行為を防止することができる。 - 特許庁

To perform multiplex transmission of a plurality of digital video signals which is not synchronized horizontally or vertically in spite of being subjected to bit synchronization with a transmission system in which word string data formed by undergoing 8B/10B conversion and word synchronous data addition are made serial data and are transmitted on the basis of data to be transmitted.例文帳に追加

伝送されるべきデータに基づいて8B/10B変換及びワード同期データ付加を経て形成されたワード列データが、シリアルデータとされて送出される伝送方式をもって、ビット同期はとられているが、水平同期及び垂直同期がとられていない複数のディジタル映像信号を多重伝送できるものとする。 - 特許庁

The inputted stream is divided into video coding data and audio coding data in a separation part 101, VPTS is calculated by a VPTS calculation part 106 on the basis of frame rate of the video coding data and an APTS is calculated in an APTS calculation part 110 on the basis of bit rate or the frame rate of the audio coding data.例文帳に追加

入力されたストリームを分離部101においてビデオ符号化データとオーディオ符号化データとに分離し、該ビデオ符号化データのフレームレートに基づいてVPTS計算部106でVPTSを計算し、該オーディオ符号化データのビットレート又はフレームレートに基づいてAPTS計算部110でAPTSを計算する。 - 特許庁

While, each extension resistor corresponding to an extended amount of the distance between the voltage extraction points in the group of reference resistors at the (N-1)-th stage is arranged above and below the group of reference resistors at the N-th stage, so as to reduce a ratio of an offset voltage V_offset included in a voltage range ΔV per bit formed for each reference resistor.例文帳に追加

一方、第N段の基準抵抗器群の上下に、第(N−1)段の基準抵抗器群における電圧取り出し点の拡張分に相応する拡張抵抗をそれぞれ配設し、1基準抵抗毎に形成されるビット当たりの電圧レンジΔVに含まれるオフセット電圧V_offsetの割合を低減する。 - 特許庁

A correction circuit 13 is operated synchronously with other prescribed bit change pattern in operating timing control data CKP to set various image pick-up conditions, such as selection of an exposure time and switching of a read speed of pixel charges, depending on any reference clock signal among reference clock signals CLK1, CLK2, CLK3, etc., and contents of pattern selection data PS.例文帳に追加

補正回路13は、動作タイミング制御データCKPのうちの他の所定ビットの変化パターンに同期して動作するようになっており、基準クロック信号CLK1,CLK2,CLK3…の内のいずれか1つの基準クロック信号とパターン選択デ−タPSの内容に応じて、露光時間の選択や、画素電荷の読出し速度の切換え等、種々の撮像条件を設定することができるようになっている。 - 特許庁

To provide a technique detecting vehicle speed based on a time interval between vehicle speed pulses, where by switching two timer counters for timing measurement for low and high speeds depending on speed, while satisfying both degree of precision and real-timing of speed detection, bit number of the timer counter and load of the CPU peripheral module are also inhibited.例文帳に追加

車速パルス間の時間間隔から車両速度を検出する技術において、時間計測用の低速用と高速用の2つのタイマカウンタを速度に応じて切り替えることにより、速度検出の精度とリアルタイム性を両立しながら、タイマカウンタのビット数とCPU周辺モジュールの負荷も抑制する。 - 特許庁

To deal with channel hopping in an encoding system with a function of distributing the sequence parameter set information and the picture parameter set information through the outband (other than video encoded bit streams) in units of slices, and control a receiver when the same ID is used among different channels or the number of combined parameters exceeds the limited number of IDs.例文帳に追加

スライスを単位とし、アウトバンド(映像符号化ビットストリーム外)でシーケンスパラメータ設定情報やピクチャパラメータ設定情報を配信する機能を持つ符号化方式でのチェンネルホッピングに対応し、異なるチェンネルで同じIDを使用した場合やパラメータの組み合わせが限られたID数を超えた場合に受信機の制御を可能とする。 - 特許庁

Furthermore, the cache line 11 of the primary cache memory 1 includes a plurality of data entry units 11a for storing data, a plurality of valid bit units 11b indicating that data are either valid or invalid correspondingly to the respective data entry units 11a, and an address entry unit 11c for storing the address of the cache line 11.例文帳に追加

さらに、1次キャッシュメモリ1のキャッシュライン11は、データを記憶する複数のデータエントリ部11aと、データエントリ部11aに対応して、データが有効又は無効であること示す複数の有効ビット部11bと、キャッシュライン11のアドレスを記憶するアドレスエントリ部11cと、を含んでいる。 - 特許庁

Since the contents of the additional transmission data can be attached to the transmission signal only by changing states of the error detection bit in the transmission signal, the contents of the additional transmission data as well as contents themselves of the transmission signal can be transmitted without changing a transmission signal transmitting method from the existing transmitting method and without adding a new channel.例文帳に追加

送信信号における誤り検出ビットの状態を変更するだけで、追加の送信データの内容を送信信号に付加することができるので、送信信号の送信方法を既存の送信方法から変更することなく、また新たなチャネルを追加することなく送信信号の内容自体の他に追加の送信データの内容を伝送することができる。 - 特許庁

This method for displaying the image repeats n-times of displaying of the sub-field array of sub-frames obtained by dividing one frame by (n) (n is an integer), and a sub-field for displaying a low-order bit is added to at least one of the sub-frames.例文帳に追加

この目的を達成するため本発明の画像表示方法は、1フレームを1/n(nは整数)したサブフレームのサブフィールド配列がn回繰り返して表示されるとともに、そのうちの少なくとも1つのサブフレームに下位ビットを表示するサブフィールドが付加された構成のサブフィールド配列である。 - 特許庁

The memory array is provided with a plurality of writing lines operatively coupled to the memory cells for selectively writing the logical states of one or more memory cells in the memory array and a plurality of bit lines and word lines operatively coupled to the memory cells for selectively reading and writing the logical states of one or more memory cells in the memory array.例文帳に追加

メモリアレイは、さらに、メモリアレイ内の1つまたはそれ以上のメモリセルの論理状態を選択的に書き込むために、メモリセルに動作できるように結合している複数の書き込み線と、メモリアレイ内の1つまたはそれ以上のメモリセルの論理状態を選択的に読み出しおよび書き込むために、メモリセルに動作できるように結合している複数のビット線およびワード線を備える。 - 特許庁

The lines of a group among the memory cell arrays selected by the prescribed line address signal X11 and X12 on an upper side are divided into an odd number of the blocks and the bit map of the prescribed line address signal groups X6 to X9 on a lower side has symmetry with the odd number of the blocks as repeating units.例文帳に追加

ここで、上位側の所定の行アドレス信号X11,X12により選択される前記メモリセルアレイ内の一群の行が奇数個のブロックに分割され、該奇数個のブロックを繰り返し単位として、下位側の所定の行アドレス信号群X6〜X9のビットマップが対称性を有する。 - 特許庁

If any of the modules 1-5 detects the collision, namely, large impact force, the apparatus stops a part of transmissions of other sensor modules, thereby, the apparatus utilizes a period of time in which the bus L is free and outputs data having lengthened bit lengths from the sensor module which has detected this large impact force to the air bag ECU6.例文帳に追加

もしセンサモジュール1〜5のいずれかが衝突すなわち大きな衝撃力を検出した場合には他のセンサモジュールの一部の送信を中止し、これによりシリアルバスLに空いた時間を利用することによりこの大きな衝撃力を検出したセンサモジュールからビット長を増加したデータをセンターエアバッグECU6に出力する。 - 特許庁

The processing by the create function module group 411 unifies a data format into the bit map data format independently of an input device, and the edit function module group 412 applies processing of numbering pages or organizing original images of a plurality of pages into one paper size to the image data with the unified format for an arbitrary job.例文帳に追加

クリエイト機能モジュール群411での処理により、入力装置によらず、データフォーマットがビットマップデータに統一され、エディット機能モジュール群412は、任意のジョブについて、この統一フォーマットの画像データに対し、頁付け又は複数頁分の原稿画像を1枚の用紙サイズに集約する処理等を行う。 - 特許庁

Although a GLX implementation can export manyvisuals that support GL rendering, it must support at least one RGBA visual.This visual must have at least one color buffer, a stencil buffer of at least 1 bit, a depth buffer of at least 12 bits, and an accumulation buffer.Alpha bitplanes are optional in this visual.例文帳に追加

.PGLX の実装では GL レンダリングをサポートするビジュアルをたくさんエクスポートすることができるが、少なくとも 1 つの RGBA ビジュアルをサポートしていなければならない。 このビジュアルは少なくとも 1 つのカラーバッファ、少なくとも 1 ビットであるステンシルバッファ、少なくとも 12 ビットであるデプスバッファ、1 つのアキュームレーションバッファを持たなければならない。 - XFree86

A remote control signal generated by combining an 8-bit first data code with command data written therein with an 8-bit second data code is used; an identification code (expansion code) is written in a second-half 4-bit bit string of the second data code; and the operation of a process corresponding to the first data code can be controlled in accordance with the identification code.例文帳に追加

コマンドデータが書き込まれた8ビットの第1データコードと、8ビットの第2データコードとが結合されたリモコン信号が用いられるが、第2データコードの後半4ビットのビット列には識別コード(拡張コード)が書き込まれており、識別コードに応じて第1データコードに対応する処理の動作を制御可能となっている。 - 特許庁

The word line 2 and the bit line 3 are electrically connected with each other via the polysilicon diode PD, and the channel silicon films 8a, 8b, and a total film thickness of the channel silicon films 8a, 8b in a direction orthogonal to the internal wall is defined as a film thickness capable of depleting the channel silicon films 8a, 8b.例文帳に追加

ワード線2とビット線3とはポリシリコンダイオードPD、チャネルシリコン膜8aおよび8bを介して電気的に接続し、前記内壁に垂直な方向におけるチャネルシリコン膜8a、8bの合計の膜厚は、チャネルシリコン膜8a、8bを空乏化することができる膜厚とする。 - 特許庁

This apparatus, by a CLUT section 113 changes each of plural graphics data(GD)s into transparent color data or colored data using a transparent judging bit, synthesizes the plural changed GDs by a synthetic graphic means 114, and selects the synthetic GD and the same any of GD as specified data with the graphic switch means 117.例文帳に追加

CLUT部113で、複数のグラフィックスデータ(GD)の各々を透明判定ビットを用いて透明色データ又は有色データに変換し、グラフィック合成手段114で、その変換された複数のGDを合成し、グラフィック切替手段117で、その合成GD及び、指定データと同一のGDの何れかを選択する。 - 特許庁

When a color copying machine 18 prints images such as computer graphics or the like from a host computer 10, a raster image processor 13 develops bit map data of recording colors to an image memory 15 on the basis of printing data, and also stores attribute information to an attribute map memory 16 for each pixel.例文帳に追加

カラー複写機18がホストコンピュータ10からのコンピュータグラフィックス等の画像を印刷する場合、ラスタイメージプロセッサ13はその印刷データに基づいて記録色のビットマップデータを画像メモリ15に展開すると共に、各画素毎に属性情報を属性マップメモリ16に格納する。 - 特許庁

The video/audio receiver 2 is provided with an error information generator 18 for detecting a communication condition on the basis of a signal from the video/audio transmitter 1, and the video/audio transmitter 1 is provided with a transmitter 6 for transmitting the data while variably controlling the bit rate on the basis of the communication condition detected by the video/audio receiver 2.例文帳に追加

映像・音声受信機2は、映像・音声送信機1からの信号に基づいて通信状態を検出するエラー情報生成部18を備えると共に、映像・音声送信機1は、映像・音声受信機2によって検出された通信状態に基づいて、ビットレートを可変制御しながらデータを伝送する送信部6を備える。 - 特許庁

A hole bending is corrected by inserting the propulsion guide pipe 13 into the drilled pipe 12, while arranging a region on which the slits 16 are formed on a side opposite to the bending direction of the occurred hole bending 12a, and drilling while directing the drilling bit 14 toward the side opposite to the bending direction of the hole bending 12a.例文帳に追加

生じた孔曲がり12aの曲がり方向とは反対側に、スリット16が形成された領域を配置した状態で、推進ガイドパイプ13を穿孔された孔12に挿入して、掘削ビット14を孔曲がり12aの曲がり方向と反対側に向けて掘削させることにより、孔曲がりを修正する。 - 特許庁

To provide a decimation bandpass filter which outputs signals having high bit accuracy to an AGC circuit and has a simple constitution, without increasing the hardware scale and electric current of the filter by decimating the output of a bandpass ΔΣAD converter which has an AGC function and enabling the converter to make accurate AGC control.例文帳に追加

AGC機能を有するバンドパス型ΔΣAD変換器の出力のデシメーションを行い、さらに、正確なAGC制御が行えるように、ビット精度の高い信号をAGC回路に出力するデシメーションバンドパスフィルタをハード規模、電流を増大させることなく、簡単な構成で実現する。 - 特許庁

In switching bit streams, before the completion of refreshment after switching, an intra-slice is decoded as it is as usual, and with respect to a nonintra-slice, a reference image at the same position as that of the nonintra-slice is forcibly used as decoded data in referring a slice which has not yet been refreshed, by decoding the intra-slice after switching.例文帳に追加

ビットストリームの切り替え時において、切り替え後のリフレッシュが完了するまでは、イントラスライスはそのまま通常通り復号化し、ノンイントラスライスは切り替え後のイントラスライスの復号化によるリフレッシュが行われていないスライスを参照する際に、強制的に同じ位置の参照画像を復号化データとする。 - 特許庁

A control circuit 7a inputs frequency division number setting data, which are inputted to a frequency divider circuit 2, extracts (n) pieces of bits from a predetermined prescribed part in these data and outputs the gain control signal 13 to the gain switcher 6 so that the gain switcher 6 can switch the loop gain by controlling the switch elements corresponding to bit constitution of the extracted bits.例文帳に追加

制御回路7aは、分周回路2に入力される分周数設定データを入力して、このデータのあらかじめ決められた所定部分からn個のビットを抽出し、抽出したビットのビット構成に応じて利得切替器6がスイッチ素子を制御してループ利得を切り替えるように利得切替器6に利得制御信号13を出力する。 - 特許庁

A register 105 is provided for once storing only those bits of data read out from a RAM 107 which are permitted according to a read permit signal 106 per bit, bits to be written are set in the register 105, the permit signal 106 is set to other bits, the read from the RAM 107 is executed and then the content of the register 105 is written in the RAM 107.例文帳に追加

RAM107から読み出されたデータをビットごとの読み出し許可信号106に従って許可されたビットだけを一旦記憶するレジスタ105を備え、書き込みたいビットをレジスタ105に設定して、それ以外のビットに許可信号106を設定してRAM107からの読み出しを実行し、その後にレジスタ105の内容をRAM107に書き込む。 - 特許庁

Each of a control quantum circuit (100) and a target quantum bit circuit (200) comprises quantum box electrodes (101, 201) composed of a superconductor, counter electrodes (102, 202) coupled by sandwiching the quantum box electrodes and tunnel barriers (104, 204), and gate electrodes (103, 203) coupled via the quantum box electrodes and gate capacities (105, 205).例文帳に追加

制御量子ビット回路(100)及び標的量子ビット回路(200)の各々は、超伝導体で構成された量子箱電極(101,201)と、この量子箱電極とトンネルバリア(104,204)を挟んで結合された対向電極(102,202)と、量子箱電極とゲート容量(105,205)を介して結合したゲート電極(103,203)とから構成されている。 - 特許庁

An image processor comprises: a memory control circuit for receiving pixel data for multiple frames in order of the frames, and storing it in a frame memory; an image processing circuit for using a high-order bit portion of the pixel data stored in the frame memory to generate processed pixel data; and an output circuit for outputting the processed pixel data.例文帳に追加

画像処理装置は、複数のフレームの画素データを、フレームの順番に受信し、フレームメモリに記憶するメモリ制御回路と、フレームメモリに記憶された画素データの上位ビット部分を利用して処理済み画素データを生成する画像処理回路と、処理済み画素データを出力する出力回路とを備える。 - 特許庁

To solve such a problem that the charge transfer efficiency of signal charge from a sensor to an accumulation part lowers due to pixel compression driving, in a frame transfer type CCD image sensor which can change over standard driving which individually drives three transfer electrodes for each bit of an sensing shift register and pixel compression driving which drives them at common voltage.例文帳に追加

撮像部シフトレジスタの各ビットの3本の転送電極を個別に駆動する標準駆動と共通電圧で駆動する画素圧縮駆動とを切り換え可能なフレーム転送型CCDイメージセンサにおいて、画素圧縮駆動で撮像部から蓄積部への信号電荷の転送効率が劣化する。 - 特許庁

To provide a core bit in which diamond tips are welded or soldered circumferentially for fixing at appropriate intervals along one edge of a body made of a thin steel tube and which can discharge cut powder smoothly even when the diamond tips wear and thus eliminate such trouble that clogging by the cut powder makes drilling impossible.例文帳に追加

薄肉鋼管製のボデーの一端にダイヤモンドチップを周方向に適当間隔で溶接又はロー付けして固着したコアビットにおいて、ダイヤモンドチップが磨耗しても切り粉の排出がスムースに行え、切り粉の詰まりによる穴あけ加工ができなくなる、といった不具合を解消することができるコアビットを提供する。 - 特許庁

The communication system stores information on packet data in each buffer descriptor included in a plurality of buffer descriptors 66 in which information is stored on a packet data received or to be transmitted via a communication channel, and verifies the flag bit of the buffer descriptor currently being accessed.例文帳に追加

通信システムは、通信チャンネルを介して受信又は送信するパケットデータに関する情報を貯蔵している多数個のバッファディスクリプタ66、バッファディスクリプタの各々にパケットデータに関する情報を貯蔵し、現在アクセスしているバッファディスクリプタの標識ビットを確認する。 - 特許庁

例文

To provide a semiconductor memory and its test method in which a temperature characteristic at the time of read-out of a bit line can be sufficiently guaranteed, over-erasion bits can be detected efficiently, and an over- erasion state for the bits can be stably prevented efficiently and in the best state.例文帳に追加

ビット線の読み出し時の温度特性を十分保証することができ、さらに過消去ビットを効率的に検出することができるとともに、それらのビットに対する過消去状態の回避を、効率的にかつ最良の状態で安定して行うことができる半導体記憶装置およびその検査方法を提供する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
  
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。
  
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence
Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS