1016万例文収録!

「on the bias」に関連した英語例文の一覧と使い方(36ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > on the biasの意味・解説 > on the biasに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

on the biasの部分一致の例文一覧と使い方

該当件数 : 1895



例文

A modulator control part 42, on the other hand, performs feedback control over the optical output power of a modulator 2 during the wavelength switching by comparing the optical output power of the modulator 2 with desired optical output power characteristics stored in a ROM 5 and varying a bias voltage of the modulator 2 so that the optical output power characteristics may not deteriorate.例文帳に追加

一方、変調器制御部42は波長切替時、光出力パワー特性が劣化しないように、変調器2の光出力パワーとROM5に記憶された所望の光出力パワー特性とを比較して変調器2のバイアス電圧を変化させて、変調器2の光出力パワーのフィードバック制御を行う。 - 特許庁

In the full-color image forming apparatus using the intermediate transfer body 10, a cleaning bias is applied while the conductive member (cleaning brush 40) for cleaning residual transfer toner on the intermediate transfer body 10, is separated from the intermediate transfer body 10, and thus the toner sticking to the conductive member is recovered.例文帳に追加

中間転写体10を用いたフルカラーの画像形成装置において、中間転写体10上の転写残トナーをクリーニングする導電性部材(クリーニングブラシ40)が中間転写体10から離間した状態にてクリーニングバイアスを印加することで導電性部材に付着したトナーを回収する。 - 特許庁

In the method of forming discharge plasma by microwaves or high frequency by introducing gas into a vacuum chamber, and etching the thin film of the material containing porous silica accumulated on the substrate by applying negative bias voltage to the substrate, the etching is performed using the fluoric gas not having double coupling as etching gas.例文帳に追加

真空チャンバー内にガスを導入してマイクロ波や高周波により放電プラズマを形成すると共に基板に負のバイアス電圧を印加して、基板上に堆積したポーラスシリカを含有する材料の薄膜をエッチングする方法において、 エッチングガスとして二重結合を持たないフッ素系ガスを使用してエッチングを行うことを特徴としている。 - 特許庁

The optical receiver includes first monitor means for monitoring a current flowing through the APD 11; a second monitor means for monitoring a current flowing through the PIN-PD 31; and control means 20 for controlling the bias voltage such that an amplification rate of the APD 11 becomes a predetermined value based on the first monitor means and the second monitor means.例文帳に追加

この光受信装置は、前記のAPD11に流れる電流をモニタする第1のモニタ手段と、前記のPIN−PD31に流れる電流をモニタする第2のモニタ手段と、第1のモニタ手段と第2のモニタ手段に基づいてAPD11の増倍率が所定の値になるようにバイアス電圧を制御する制御手段20と、を備えている。 - 特許庁

例文

An optimum (e,g, a TE amplitude value is made the maximum) astigmatism correction value is searched in a state in which the spherical aberration correction value-focus bias are fixed based on the result in which the amplitude value of the tracking error signal TE obtained when the astigmatism correction value is changed is obtained, and astigmatism correction is performed by the correcting value.例文帳に追加

球面収差補正値・フォーカスバイアスを固定とした状態で、非点収差補正値を変化させたときに得られるトラッキングエラー信号TEの振幅値を取得した結果に基づき、最適とされる(例えばTE振幅値を最大とする)非点収差補正値を探索し、該補正値により非点収差補正を行う。 - 特許庁


例文

The image forming device is provided with a density control part detecting the density at the trailing edge of a toner patch image formed on a photoreceptor drum as reflected light quantity and setting a specified difference between the first rotation and the second and succeeding rotation of the photoreceptor drum in cleaning field being a difference between the grid applied voltage of an electrifier and developing bias voltage in accordance with a sensor output value.例文帳に追加

感光体ドラム上に形成したトナーパッチ画像の後端部の濃度を反射光量として検出し、センサー出力値に応じて帯電器のグリッド印加電圧と現像バイアス電圧との差分であるクリーニングフィールドに、前記感光体ドラムの1回転目と、2回転目以降とで所定の差を設定する濃度制御部を設けた。 - 特許庁

In such a manner, since a load or a bias of the load which exerts on a cold forging die is largely reduced by tapering the tip end part of the pre-process shaft product 11 and making the tip end diameter small satisfactorily, the offset deformed shaft member is manufactured by cold forging from the pre-process shaft product 11, and whereby the working cost and equipment cost are reduced.例文帳に追加

このように前工程軸製品11の先端部が先細りで先端径が充分小さいことによって、冷間鍛造加工用金型にかかる荷重及び該荷重の偏りが大きく軽減されるので、この前工程軸製品11から冷間鍛造加工にてオフセット異形状軸部材を製造することが可能となり、加工費及び設備費の軽減をはかることができる。 - 特許庁

At least one of the bend converters 12 and 13 controls valve opening sections 24 and 25 related to them, and the other of the bend converters 12 and 13 can accept a bias load to be energized toward a bearing face arranged on the distortion path of the other bend converter when a driving voltage is applied for increasing the distortion path of the other bend converter, for example.例文帳に追加

少なくとも1つの屈曲変換器12,13がそれに関連する弁開口部24,25を制御し、他方の屈曲変換器12,13は、例えば他方の屈曲変換器12,13の歪曲パスを大きくするために、駆動電圧を加えた際に、当該他方の屈曲変換器の歪曲パスに配置された支持面に向かって付勢されるようバイアス負荷を受け得る。 - 特許庁

A temperature compensating element is constituted of a bi-polar transistor of the same type as that of a bi-polar transitor constituting an active element so that this temperature compensating element can accept a temperature corresponding to the temperature of the active element, and the base bias of the active element is controlled based on the inter-base and emitter voltage of the temperature compensating element.例文帳に追加

能動素子を構成するバイポーラトランジスタと同じタイプのバイポーラトランジスタにより温度補償素子を構成し、この温度補償素子が能動素子の温度に対応した温度を受けるようにし、温度補償素子のベース、エミッタ間電圧に基づいて能動素子のベースバイアスを制御する。 - 特許庁

例文

The silicon thin film is formed on the metal foil 12 which is installed apart from a plasma generating source so that an electron density at the position of the metal foil 12 is 50% or less of an electron density in a plasma area having the highest electron density and a self-bias voltage at the position of the metal foil 12 is -20 V or higher.例文帳に追加

金属箔12の位置における電子密度がプラズマ中で最も電子密度が高い領域の50%未満の電子密度で、かつ金属箔12の位置におけるセルフバイアス電圧が−20V以上となるように、プラズマ発生源から離れた位置に金属箔12を設置し、金属箔12上にシリコン薄膜を形成することを特徴としている。 - 特許庁

例文

In the temperature signal input circuit for inputting via the converter 3, temperature sensing signals from the thermocouples 1 mounted on a heat engine apparatus, requiring thermal control to the control device 2 in the heat engine apparatus, a bias circuit 10 for adding digital temperature signals is provided in a temperature signal transmission circuit, from the converter 3 to the control device 2.例文帳に追加

熱制御を必要とする熱機関装置に設置した熱電対1からの温度検出信号を変換器3を介して前記熱機関装置の制御装置2に入力する温度信号入力回路において、変換器3から制御装置2に至る温度信号伝達回路に、デジタル温度信号を加算するバイアス回路10を設けてなる温度信号入力回路。 - 特許庁

An antiferromagnetic layer 24 that can cause a switched connection bias between it and a free magnetic layer 23 of each of the magnetic resistance effect elements to be generated without anneal processing in the magnetic field and the magnetizing directions of the free magnetic layers 23 to be aligned with the sensitivity axis directions in a state permitting variations of magnetization is disposed on the upper faces of the free magnetic layers 23.例文帳に追加

各磁気抵抗効果素子のフリー磁性層23の上面には、フリー磁性層23との間で磁場中でのアニール処理を行うことなく交換結合バイアスを生じさせ各フリー磁性層23の磁化方向を磁化変動可能な状態で感度軸方向に対して直交方向に揃えることができる反強磁性層24が設けられている。 - 特許庁

This device has a feature that a plurality of dummy word lines are arranged at the memory block end and word drivers are arranged with respect to the above dummy word lines to control the threshold state of dummy memory cells formed under the dummy word lines, and also a bias is impressed on the dummy word lines also when a memory area for storing the data from the outside is operated.例文帳に追加

メモリブロック端にダミーワード線を複数本設置し、前記ダミーワード線に対してワードドライバを設置して、ダミーワード線の下に形成されるダミーメモリセルのしきい値状態を制御すると共に、外部からのデータを格納するメモリ領域を動作させる際にも、ダミーワード線に対してバイアスを印加することを特徴とする。 - 特許庁

To improve the image quality of an image forming device which develops an electrostatic latent image on a reverse development system using a two component developer while giving a developing bias voltage having an AC voltage superposed on a negative direct current voltage in a developing area formed by a photoreceptor 16 and an opposing developing roller 20 spaced at a prescribed distance.例文帳に追加

感光体16と所定間隔を保持して対向する現像ローラ20とによって形成される現像領域で、負の直流電圧に交流電圧を重畳した現像バイアス電圧を付与しながら、二成分現像剤を用いて前記静電潜像を反転現像方式によって現像するようにした画像形成装置であって、画質を向上する。 - 特許庁

A solid-state imaging module formed on a semiconductor substrate that feeds a voltage to a solid-state imaging element, includes a potential generation circuit for generating a predetermined overflow drain potential signal in accordance with an input bias voltage and a first switch means for turning on or turning off the predetermined overflow drain potential signal to an output terminal in accordance with a first input control signal.例文帳に追加

固体撮像素子に電圧の供給を行う半導体基板上に形成される固体撮像モジュールは、入力バイアス電圧に応じて所定のオーバーフロードレイン電位信号を生成する電位生成回路と、前記所定のオーバーフロードレイン電位信号を、第1の入力制御信号により出力端子へオン・オフさせるための第1のスイッチ手段とを有する。 - 特許庁

This device for equalizing magnetic lines of force has a magnetic force measuring detecting means 11 of a hybrid integrated circuit comprising a Hall element, an operation amplifying circuit or the like fitted in a casing 1 arranged and fixed on a straight line L1, a detected bias magnetic field means 12 moving on an approximately-straight line L2.例文帳に追加

本発明の磁力線を均一化する装置は、一直線L1上に配置・固定されたケーシング1に嵌め込まれたホール素子、演算増幅回路等からなる混成集積回路(Hybrid Integrated Circuit, すなわちHIC)の磁力測定検出手段11と、略一直線L2上を移動する被検出バイアス磁界手段12と、を有する。 - 特許庁

A bias control circuit C36 in a 1st voltage step-down power supply circuit C33b of the output circuit C33 adjusts an on-resistance of a 3rd PMOS transistor(TR) P33 based on a voltage between a feedback input terminal 37 and a reference level input terminal 36 to control a voltage for an 'H' level generated from a power supply level Vdd.例文帳に追加

出力回路C33の第1降圧電源回路C33bでは,バイアス制御回路C36によってフィードバック入力端子37(ノードB)と参照電位入力端子36との電位差に基づき第3PMOSトランジスタP33のオン抵抗を調整し,電源電位Vddから形成される”H”レベル用の電圧を制御する。 - 特許庁

In the method for depositing a nanocrystal silicon thin film on a substrate, the thin film is deposited at least with a hydrogen gas and a silane based gas as raw materials by a plasma chemical vapor deposition process, the pressure at the inside of the film deposition chamber is reduced, and further, a pulse bias is applied to the substrate.例文帳に追加

基板上にナノ結晶シリコン薄膜を形成する成膜方法であって、該薄膜は少なくとも水素ガス及びシラン系ガスを原料としてプラズマ化学気相成長法により成膜され、成膜室内が減圧されるとともに前記基板にパルスバイアスが印加されることを特徴とするナノ結晶シリコン薄膜の成膜方法とする。 - 特許庁

In the state where a bias voltage is applied to a first input terminal so as to allow a current to flow to the first MOS transistor and the fourth MOS terminal, the current source circuit synchronously controls ON/OFF of the second MOS transistor and the third MOS transistor in accordance with a switch voltage applied to a second input terminal.例文帳に追加

この電流源回路は、第1のMOSトランジスタおよび第4のMOSトランジスタに電流が流れるように第1の入力端子にバイアス電圧が印加された状態で、第2の入力端子に印加されるスイッチ電圧に応じて、第2のMOSトランジスタおよび第3のMOSトランジスタのオン/オフを同期して制御する。 - 特許庁

When removing residual toner remaining on a transfer belt 8 or an intermediate transfer belt 8a, a bias voltage having a reverse polarity is applied to at least one of transfer rollers 9Y to 9B, and a velocity difference is given between the circumferential velocity of a photoreceptor drum 4Y carrying the toner image having the highest spectral reflectance in light wavelength 550 nm and the moving velocity of the transfer belt 8 or the intermediate transfer belt 8a.例文帳に追加

転写ベルト8又は中間転写ベルト8a上に残留する残留トナーをクリーニングする際、転写ローラ9Y〜9Bの少なくとも一つに逆極性のバイアス電圧を印加して、光の波長550nmにおける分光反射率が最も高いトナー像を担持する感光体ドラム4Yの周速と転写ベルト8又は中間転写ベルト8aの移動速度との速度差を持たせる。 - 特許庁

A toner separation member abutting the toner-collecting developer supporting member through a toner collecting developer layer is provided, and a bias voltage is applied to the toner separation member to form an electric field in such a direction as to pull toner away from the toner-collecting developer supporting member to prevent the toner from accumulating on the surface of the toner-collecting developer supporting member.例文帳に追加

トナー回収した現像剤層を介して、トナー回収用現像剤担持体に当接するトナー剥離部材を設け、バイアス電圧を印加してトナーをトナー回収用現像剤担持体から引き離す方向の電界を形成し、トナー回収用現像剤担持体表面へのトナー蓄積を防止する。 - 特許庁

In a controller 2 for bias group, the initial biases are computed for every detection result outputted from detector group 3, and all of the obtained initial biases are added, and based on these initial biases, the initial biases corresponding to the tape speed are calculated individually for the tape running speed as the initial biases.例文帳に追加

バイアス系コントローラ2において、検出器群3から出力された検出結果から、この検出結果毎に、バイアスの初期値を演算し、求められたバイアスの初期値を全て加算し、バイアスの初期値として、このバイアスの初期値をもとにして、テープ走行速度別にテープ速度に応じたバイアスの初期値を計算する。 - 特許庁

Based on the length L of the earphone cable 2, a controller 10 controls a reverse bias voltage applied to varactor diode 63 so that the impedance Zp of the earphone cable 2 which is viewed from an output terminal T4 of the variable impedance matching circuit 14 is matched to an input impedance Zin of the tuner 15.例文帳に追加

コントローラ10は、イヤホンケーブル2の長さLに基づいて、可変インピーダンス整合回路14の出力端子T4から見たイヤホンケーブル2のインピーダンスZpをチューナ15の入力インピーダンスZinに整合させるように、バラクタダイオード63に印加する逆バイアス電圧を制御する。 - 特許庁

On the occasion of controlling the output power by changing the amplitude of an input signal with fixed bias voltages of power amplifying transistors (211-213), an idle current flowing in the power transistor is decreased or increased for a high power voltage or a low power voltage according to the power voltage in a modulation mode (GSM mode) for shifting the phase, respectively.例文帳に追加

電力増幅用トランジスタ(211〜213)のバイアス電圧を固定して入力信号の振幅を変化させて出力電力を制御する場合に、位相シフトを行なう変調モード(GSMモード)では、電源電圧に応じて電源電圧が高い時は電力増幅用トランジスタに流すアイドル電流を減らし、電源電圧が低い時は電力増幅用トランジスタに流すアイドル電流を増やすようにした。 - 特許庁

A control unit 30 enables reference light R emitted from a reference light generator 25 to impinge on the APD 21 while a reverse bias voltage Vr of zero volt is fed to the APD 21 from a power supply 22, a current I outputted from the APD 21 when the reference light R is incident is measured, and the voltage V(I) corresponding to the current I is stored.例文帳に追加

制御部30は、電源22からAPD21に0ボルトの逆バイアス電圧Vrを供給した状態で、基準光発生器25から出射された基準光Rを入射させて、そのときのAPD21の出力電流Iを測定してその電流Iに対応した電圧V(I)を記憶する。 - 特許庁

An MI(magnetic impedance) element 12 is mounted on one side of a plane substrate 10 having the center part through which a signal wire 30 wherein the direct current which is a detection object flows penetrates roughly vertically, so that the magnetic field detection direction runs along the surface of the substrate 10, and a coil for alternating-current bias magnetic field application is mounted enclosing the element.例文帳に追加

検知対象の直流電流が流れる信号線30が中央部を略垂直に貫通する平面基板10の片面に、MI(磁気インピーダンス)素子12がその磁界検知方向が基板10の表面に沿うように実装され、これを包囲するように交流バイアス磁界印加用のコイルが実装される。 - 特許庁

A p-channel type MISFET Qp1 to be driven at a power supply voltage VDD and a p-channel type MISFET Qp2 to be driven at the power supply voltage VDDH higher than the power supply voltage VDD are disposed on the same n-well NWL of the same semiconductor substrate 1S, and the power supply voltage VDDH is supplied as a common well bias voltage to the n-well NWL.例文帳に追加

電源電圧VDDで駆動するpチャネル型のMIS・FETQp1と、電源電圧VDDよりも高い電源電圧VDDHで駆動するpチャネル型のMIS・FETQp2とを同一の半導体基板1Sの同一のnウエルNWLに配置し、そのnウエルNWLに対して共通のウエルバイアス電圧として電源電圧VDDHを供給する。 - 特許庁

In the fixing device possessing a pressure roller and the heating roller, at least the heating roller is rotatably arranged on a device main body through a conductive frame provided in an insulated housing 1, and bias voltage having the polarity same as that of the toner is applied to the conductive frame.例文帳に追加

プレスローラとヒートローラとを具備してなる定着装置において、少なくとも上記ヒートローラを装置本体に対して絶縁されたハウジング内に設けられた導電性フレームを介して回転自在に配置する共に、上記導電性フレームに上記トナーと同極のバイアス電圧を印加することを特徴とする定着装置。 - 特許庁

A wire 21d from an injection terminal 21b and a monitor terminal 21c of the semiconductor device 20 to the first connector 21a is formed on the first mounting substrate 21 after being subjected to impedance matching so as to have the same impedance, and a bias tee for suppressing transfer of an AC component in a transferred electric signal is interposed between the peripheral component and the second connector.例文帳に追加

そして、半導体装置20の注入端子21b及びモニタ端子21cから第1コネクタ21aまでの配線21dは、そのインピーダンスが同一となるインピーダンス整合された上で、第1実装基板21に形成されており、周辺部品と第2コネクタとの間には、伝達する電気信号のうちの交流成分が伝達することを抑制するバイアスティが介在している。 - 特許庁

To provide a color image forming device that maintains the better color image quality, even when optimizing control of the color developer adhesion quantity control by means of adjusting development bias voltage is difficult, owing to unsatisfactory developing function of respective developing device by minimizing the change of color tone on the final color printing image, regardless of the array order of the respective developing device.例文帳に追加

各現像器の配列順序に関わらず、最終的なカラー印字画像の色調の変化を最小限度に抑え、また、各現像器の現像機能が不十分で現像バイアス電圧の調整による色現像剤付着量の適正化コントロールが困難な場合でも、より良いカラー画像品質を維持するカラー画像形成装置を提供する。 - 特許庁

The amplification apparatus having a carrier amplifier and peak amplifier for amplifying an input signal to be outputted as an output signal includes a comparator for comparing a potential difference between both edges of a resistor disposed in a gate bias circuit of the peak amplifier with a predetermined threshold value, and a failure detection circuit for outputting the signal for indicating whether or not the failure has occurred based on the signal outputted from the comparator.例文帳に追加

キャリア増幅器及びピーク増幅器を有し、入力信号を増幅して出力信号として出力する増幅装置において、ピーク増幅器のゲートバイアス回路に配置された抵抗の両端電位差を所定の閾値と比較する比較器と、この比較器から出力される信号に基づいて故障の有無を示す信号を出力する故障検出回路と、を備える増幅装置に関する。 - 特許庁

Then, this device writes date and time data at the time of switching on a power source and a door switch in the memory device 127, calculates unused hours of the cartridge 100 by comparing the present data with the precedent data, and alters multiple pre-rotating time of a main motor before applying a developing bias, according to the hours.例文帳に追加

そして、電源やドアスイッチが投入されたときの日付及び時間のデータをメモリデバイス127に書き込み、前回のデータと今回のデータを比較してカートリッジ100の放置されていた時間を算出し、その時間に応じて現像バイアス印加までのメインモータによる前多回転時間を変更する。 - 特許庁

The liquid developing electrophotographic device equipped with the intermediate transfer body which holds a color image and the carrier removing roller which abuts against the intermediate transfer body to remove excessive carriers form a toner layer formed on the intermediate transfer body is characterized in that the intermediate transfer body has a breakdown voltage resistant layer formed to cause no spark discharge even when applied with a high-voltage bias.例文帳に追加

色画像を保持する中間転写体と、中間転写体に当接して中間転写体上に形成されたトナー層から余剰なキャリアを除去するキャリア除去ローラとを備えた液体現像電子写真装置において、中間転写体は耐圧層を形成して高電圧バイアスを印加しても火花放電が発生しないように構成する。 - 特許庁

A controller 19 increases or decreases a voltage to be applied to the developing roller 14a when development is not performed, detects a voltage at which a leak image is generated between the developing roller 14a and the photoconductive drum 12 with a sensor 20, and, based on the voltage, adjusts the bias voltage for development within the range where a leak image is not generated.例文帳に追加

コントローラ19は、非現像時に現像ローラ14aに印加する電圧を増減して、現像ローラ14a及び感光体ドラム12間でリーク画像が生じる電圧をセンサ20を用いて検出し、その電圧に基づいて、リーク画像が生じない範囲内で現像用バイアス電圧を調整する。 - 特許庁

The components of a control circuit protected by a protection part 37 are mounted on the multi- layer circuit board 30, and the connections are generated by middle layer pattern wirings 33 and 34, obverse surface pattern wiring 35, and rear surface pattern wiring 36, wherein the layers of the multi-layer wiring board 30 are connected by interstitial via holes 39 and bias holes 40.例文帳に追加

保護部37によって保護される制御回路の各部品は、多層プリント配線板30に搭載され、各部品は、中層パターン配線33,34、表面パターン配線35、裏面パターン配線36の各パターン配線により接続され、多層プリント配線板30の各層は、インタスティシャルバイアホール39、バイアホール40により接続されるパターン配線構造とする。 - 特許庁

The semiconductor integrated circuit 100 measures the drain current-drain voltage characteristics of the FET, and cancels a polynomial-approximated second-order term, to reduce second-order harmonic distortions and also cancels a third-order term to reduce the third-order harmonic distortions, so that the desired output control is performed based on appropriate bias conditions.例文帳に追加

半導体集積回路100は、FETのドレイン電流−ドレイン電圧特性を測定し、多項式近似した第2次の項をキャンセルすることで第2次の高調波歪みを減少させ、第3次の項をキャンセルすることで第3次の高調波歪みを減少させることができるため、適切なバイアス条件に基づいて所望の出力制御ができる。 - 特許庁

On the side to which input reference potentials VDD and VSS are inputted, a reference display potential selecting circuit 4 which outputs the potential corresponding to the reference display potential of a liquid crystal display(LCD) panel 6 selectively between the input reference potentials VDD and VSS according to a setting indication is provided and is connected so as to be operated at the input reference potential VDD being a bias potential.例文帳に追加

入力基準電位VDD,VSSが入力される側に、接続しようとする液晶表示パネルとしてのLCDパネル6の基準表示電位に対応する電位を設定指示に応じて複数の入力基準電位VDD,VSSのいずれかから選択出力する基準表示電位選択回路4を設けるとともに、バイアス電位としての入力基準電位VDDで動作するよう接続したものである。 - 特許庁

Since the mark period having the top pulse period and the intermediate bias period doesn't have a consecutive part of a plurality of pulses having a short pulse width like a pulse train in a conventional write strategy, a recording pulse waveform is not improperly deformed regardless of increase of the recording speed, and a correct recording mark can be stably formed on the recording medium.例文帳に追加

トップパルス期間及び中間バイアス期間からなるマーク期間は、従来のライトストラテジーにおけるパルストレインのような、パルス幅の小さい複数のパルスの連続部分を有しないので、記録速度が高速化した場合でも、記録パルス波形が不適切に変形することがなく、記録媒体上に正しい記録マークを安定的に形成することができる。 - 特許庁

When RF and OSC signals, having greatly different levels, are superimposed on a DC bias voltage for applying, C-V characteristics in the first variable-capacitance diode element VCD(A) at the side of a local oscillation circuit approaches those of the second variable-capacitance diode element VCD(B) at the side of a high frequency circuit to reduce the tracking errors.例文帳に追加

レベルが格段に違うRF信号とOSC信号が直流バイアス電圧に重畳して印加されると、局部発振回路側の第1の可変容量ダイオード素子VCD(A)のC−V特性は高周波回路側の第2の可変容量ダイオード素子VCD(B)のC−V特性に接近し、トラッキングエラーが減少する。 - 特許庁

The developing device 20, equipped with a toner-agitating and conveying means having an agitating member that includes at least a spiral 1 or a paddle, is equipped with a voltage-applying means which uses a shaft 3 of the agitating member as one electrode and has the other electrode 7 arranged on the side of an opposite developing device housing 6 for applying a bias voltage between both the electrodes.例文帳に追加

少なくともスパイラル1またはパドルを含む攪拌部材を有するトナー攪拌搬送手段を備えた現像装置20において、前記攪拌部材の軸3が一方の電極であり、他方の電極7は対向する現像装置ハウジング6側に配設され、前記両電極間にバイアス電圧を印加できる電圧印加手段を具備することである。 - 特許庁

In the method of manufacturing the semiconductor device which comprises a process of forming an Al alloy interconnection film to be electrically connected to each region of a transistor, on a silicon substrate formed with the transistor, the Al alloy interconnection film is formed by sputtering, and a bias voltage applied to the silicon substrate side when sputtering is set to 0 V or ground potential.例文帳に追加

トランジスタが形成されたシリコン基板上に、トランジスタの各領域と電気的に接続されるAl合金配線膜を形成する工程を有した半導体装置の製造方法において、Al合金配線膜の形成工程をスパッタリングによって行い、スパッタリング時に、シリコン基板側に印加するバイアス電圧を0Vもしくは接地電位とする。 - 特許庁

Blank pulse obtained by intermittently superposing AC voltage to DC voltage is used as developing bias applied to a developing sleeve 3 so as to obtain the image of the excellent quality when an electrostatic latent image on a photoreceptive drum 4M is developed by the developing unit 9M by using the two-component developer at the image forming time of a normal output image.例文帳に追加

通常の出力画像の画像形成時、感光ドラム4M上の静電潜像を現像器9Mにより2成分現像剤を用いて現像する際、高品位な画像を得るために、現像スリーブ3に印加する現像バイアスとして、直流電圧に交流電圧を断続的に重畳したブランクパルスを使用する。 - 特許庁

To provide a winding type vacuum film deposition apparatus capable of maintaining the consistent traveling of a deposition film and the performance of a product for a long time by effectively performing the bias assist of irradiation on a substrate surface by accelerating charged particles such as ions in plasma, and a manufacturing method of the deposition film using the apparatus.例文帳に追加

本発明は、プラズマ中のイオン等の荷電粒子の加速による基板表面に照射するバイアスアシストを効果的に行い、長時間に渡りフィルムの安定走行と製品の性能を維持することが可能な巻取真空成膜装置およびこれを用いた成膜フィルムの製造方法を提供することを目的としたものである。 - 特許庁

A resonance circuit 11 to resonate with parasitic capacitance of a PIN diode D in an off state by at least two kinds of different frequency bands, so as to block the passage of the signals of the different frequency bands in the off state to an output end OUT, is connected in parallel to the PIN diode D which is turned on in response to a prescribed bias voltage +V.例文帳に追加

所定バイアス電圧+Vに応答してオン状態になるPINダイオードDには、オフ状態にあるPINダイオードDの寄生キャパシタンスと少なくとも2種類の異なる周波数帯で共振して、オフ状態におけるこれら異なる周波数帯の信号の、出力端OUTへの通過を阻止する共振回路11が並列接続されている。 - 特許庁

In the SIP server which processes SIP messages in the communication system which makes a call connection by use of a SIP, statistical information is counted by associating information for specifying a caller in a call connection process with a SIP message type, and the caller having bias in the statistical information is detected depending on the count result.例文帳に追加

SIPを使用して呼接続を行う通信システムにおけるSIPメッセージを処理するSIPサーバにおいて、呼接続処理における発呼者を特定する情報とSIPメッセージ種類とを関連づけて統計情報を計数し、計数結果をもとに、統計情報に偏りのある発呼者を検出する。 - 特許庁

To provide an image forming apparatus configured such that a toner image formed on an image carrier is transferred to the surface of the intermediate transfer belt by causing a transfer bias voltage to act between a transfer roller and an image carrier facing across an intermediate transfer belt, wherein the cost of the transfer roller is reduced and a leak is prevented from being generated between the image carrier and transfer roller.例文帳に追加

中間転写ベルトを介して対向する像担持体と転写ローラとの間に転写バイアス電圧を作用させて、像担持体に形成されたトナー像を中間転写ベルトの表面に転写させる画像形成装置において、転写ローラのコストを低減させると共に、像担持体と転写ローラとの間でリークが発生するのを防止する。 - 特許庁

In a developing part 16, when a leading end of the printing plate 12 is detected (step 100), supply of the liquid developer is started in timing for matching when the leading end of this printing plate reaches a specified position on the guide plate, and simultaneously a timer is let start, in applying developing bias voltage VS of the voltage V1 (step 102 to 106).例文帳に追加

現像部16では、印刷版12の先端を検出すると(ステップ100)、この印刷版の先端がガイド板上の所定の位置に達するタイミングで、液体現像剤の供給を開始すると共に、電圧V_1の現像バイアス電圧V_Sを印加して、タイマをスタートさせる(ステップ102〜106)。 - 特許庁

A printer is equipped with a toner activating roller 4c applying AC electric field for finely vibrating positively electrified toner in liquid developer to the liquid developer remaining on the developing roller 4a before cleaning the roller 4a by a cleaning blade 4b for cleaning the roller 4a, and a power source 4d applying AC bias to the roller 4c.例文帳に追加

プリンタは、現像ローラ4aをクリーニングするクリーニングブレード4bによりクリーニングされる前の現像ローラ上に残存する液体現像剤に、その液体キャリア中で正帯電トナーを微少振動させる交流電界を印加するトナー活性化ローラ4cと、そのトナー活性化ローラに交流バイアスを印加する電源4dを備えている。 - 特許庁

An average value of output signals of amplifying systems 13A and 13B is obtained by an average value detector 23 by digital calculation processing, the average value is compared with a fixed value 26 common to the amplifying systems 13A and 13B by a comparator 24, and the bias voltage of an amplifier 14 in the amplifying systems 13A and 13B is controlled based on the comparison result.例文帳に追加

各増幅器系統13A、13Bの出力信号の平均値を平均値検出部23でデジタル演算処理により求め、この平均値を各増幅器系統13A、13Bに共通の固定値26と比較器24で比較し、この比較結果に基づいて各増幅器系統13A、13Bの増幅器14のバイアス電圧を制御する。 - 特許庁

例文

The oscillation circuit includes: a first differential circuit in which a first oscillation signal from the oscillation section is inputted and a second oscillation signal having the rising and falling times independent of amplitude and frequency of the first oscillation signal is generated, and a second differential circuit in which a second oscillation signal is inputted and generates a third oscillation signal having a duty that depends on the voltage supplied from a bias voltage source is generated.例文帳に追加

発振回路は、発振部からの第1の発振信号が入力され、この第1の発振信号の振幅及び周波数に依存しない立ち上がり及び立下り時間を持つ第2の発振信号を生成する第1の差動回路と、第2の発振信号が入力され、バイアス電圧源から与えられる電圧に依存したデューティを持つ第3の発振信号を生成する第2の差動回路とを有する。 - 特許庁

索引トップ用語の索引



  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2024 GRAS Group, Inc.RSS